| 目录 | 第1-5页 |
| 图片索引 | 第5-8页 |
| 表格索引 | 第8-9页 |
| 摘要 | 第9-11页 |
| Abstract | 第11-13页 |
| 第1章 引言 | 第13-19页 |
| ·研究背景 | 第13-15页 |
| ·低功耗数模混合集成技术的作用 | 第15-16页 |
| ·问题与挑战 | 第16页 |
| ·论文主要工作与创新点 | 第16-17页 |
| ·论文结构安排 | 第17-19页 |
| 第2章 低功耗数模混合技术综述 | 第19-33页 |
| ·数字低功耗技术 | 第19-22页 |
| ·模拟低功耗技术 | 第22-27页 |
| ·低功耗数模混合技术 | 第27-33页 |
| 第3章 低功耗Σ△模数转换技术 | 第33-51页 |
| ·Σ△模数转换技术回顾 | 第33-34页 |
| ·Σ△模数转换技术理论基础 | 第34-40页 |
| ·Σ△调制器技术 | 第35-38页 |
| ·降采样滤波技术 | 第38-40页 |
| ·Σ△模数转换中的低功耗技术研究 | 第40-51页 |
| ·Σ△调制器的功耗分析 | 第40-43页 |
| ·低功耗Σ△调制器技术 | 第43-47页 |
| ·低功耗放大器设计技术 | 第43-44页 |
| ·低功耗积分器设计技术 | 第44-47页 |
| ·低功耗降采样滤波器技术 | 第47-51页 |
| 第4章 低功耗Σ△ADC设计实例 | 第51-105页 |
| ·一个16位精度、96kHz带宽、离散型Σ△ADC的设计 | 第51-86页 |
| ·体系结构设计 | 第51-57页 |
| ·调制器架构设计 | 第51-55页 |
| ·降采样滤波器架构设计 | 第55-57页 |
| ·调制器结构设计 | 第57-59页 |
| ·积分器设计 | 第57-58页 |
| ·调制器拓扑结构设计 | 第58-59页 |
| ·调制器噪声分析 | 第59-61页 |
| ·调制器非理想特性分析 | 第61-67页 |
| ·积分器的非理想特性 | 第62-66页 |
| ·开关导通电阻 | 第62-63页 |
| ·放大器有限增益 | 第63-64页 |
| ·放大器有限增益带宽 | 第64-65页 |
| ·放大器有限压摆率 | 第65-66页 |
| ·量化器的非理想特性 | 第66-67页 |
| ·调制器各子模块设计 | 第67-79页 |
| ·运算放大器设计 | 第67-72页 |
| ·第一级放大器的斩波稳零应用 | 第72-73页 |
| ·比较器设计 | 第73-76页 |
| ·双相非交叠时钟发生器设计 | 第76-79页 |
| ·数字降采样滤波器设计 | 第79-81页 |
| ·梳状滤波器设计 | 第79-80页 |
| ·半带滤波器设计 | 第80-81页 |
| ·波数字滤波器设计 | 第81页 |
| ·增益补偿滤波器设计 | 第81页 |
| ·版图设计 | 第81-83页 |
| ·调制器版图设计 | 第82页 |
| ·数模混合版图设计 | 第82-83页 |
| ·测试结果 | 第83-86页 |
| ·一个性能改善的连续型Σ△调制器的设计 | 第86-105页 |
| ·连续型Σ△调制器的优缺点 | 第86-88页 |
| ·工艺偏差与时钟抖动对连续型Σ△ADC性能影响的理论分析 | 第88-90页 |
| ·现有的工艺偏差与时钟抖动误差矫正技术 | 第90-91页 |
| ·一种创新的工艺偏差与时钟抖动误差的联合矫正技术 | 第91-96页 |
| ·时钟抖动误差补偿结构 | 第91-93页 |
| ·工艺偏差矫正的自动调整结构 | 第93-96页 |
| ·连续型Σ△调制器体系结构设计 | 第96-97页 |
| ·晶体管级电路设计 | 第97-101页 |
| ·放大器设计 | 第97-99页 |
| ·比较器设计 | 第99页 |
| ·数模转换器设计 | 第99页 |
| ·工艺偏差与时钟抖动矫正电路设计 | 第99-101页 |
| ·仿真结果 | 第101-103页 |
| ·小结 | 第103-105页 |
| 第5章 低功耗可编程混合信号阵列技术与设计实例 | 第105-127页 |
| ·可编程混合信号阵列技术回顾 | 第106-107页 |
| ·可编程混合信号阵列技术理论基础 | 第107-109页 |
| ·低功耗可编程混合信号阵列设计实例 | 第109-127页 |
| ·整体结构 | 第109-110页 |
| ·可编程模拟阵列 | 第110-115页 |
| ·可编程模拟通道电路结构 | 第111-112页 |
| ·比较与极大极小功能 | 第112页 |
| ·加法、减法功能 | 第112-113页 |
| ·积分、微分功能 | 第113-114页 |
| ·乘法、除法功能 | 第114页 |
| ·可编程增益放大器电路结构 | 第114-115页 |
| ·可编程数字阵列 | 第115-120页 |
| ·CLB结构 | 第117-118页 |
| ·改进的互联模块结构 | 第118-119页 |
| ·改进的开关模块结构 | 第119-120页 |
| ·控制字存储SRAM结构 | 第120页 |
| ·微控制单元(MCU) | 第120页 |
| ·时钟模块 | 第120-121页 |
| ·版图设计 | 第121-122页 |
| ·测试结果 | 第122-127页 |
| 第6章 结论与展望 | 第127-129页 |
| ·对本文工作的总结 | 第127-128页 |
| ·对未来工作的展望 | 第128-129页 |
| 参考文献 | 第129-133页 |
| 致谢 | 第133-134页 |