| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·弹丸测速技术研究的意义 | 第7页 |
| ·弹丸测速技术国内外的发展与现状 | 第7-8页 |
| ·测时仪的发展概况 | 第8-9页 |
| ·本文的主要工作 | 第9-11页 |
| 第二章 系统方案的设计 | 第11-19页 |
| ·弹丸测速和测时的原理 | 第11-12页 |
| ·弹丸测速原理 | 第11页 |
| ·测时仪测时原理 | 第11-12页 |
| ·系统要求 | 第12-13页 |
| ·系统要求 | 第12-13页 |
| ·系统设计要求的分析 | 第13页 |
| ·测时仪的系统方案设计 | 第13-18页 |
| ·测时仪的组成 | 第13-14页 |
| ·干扰信号排除模块的设计 | 第14-16页 |
| ·计数模块的设计 | 第16-17页 |
| ·其他模块的设计 | 第17页 |
| ·整个系统方案的设计 | 第17-18页 |
| ·本章小结 | 第18-19页 |
| 第三章 系统 FPGA逻辑电路的设计 | 第19-34页 |
| ·系统FPGA芯片的选型 | 第19-21页 |
| ·FPGA器件选型的一般原则 | 第19页 |
| ·FPGA厂商的选择 | 第19-20页 |
| ·FPGA型号的选择 | 第20-21页 |
| ·FPGA输入信号滤波电路的设计 | 第21-24页 |
| ·噪声信号的来源和分析 | 第21-22页 |
| ·一般排除噪声信号的方法 | 第22-23页 |
| ·本系统中滤波电路的设计 | 第23-24页 |
| ·信号捕捉电路的设计 | 第24-26页 |
| ·存储使能信号的产生 | 第24-25页 |
| ·存储地址的生成 | 第25-26页 |
| ·异步时钟域接口的设计 | 第26-29页 |
| ·不同时钟域的数据传递 | 第26页 |
| ·基于大容量SRAM的异步时钟域接口的设计 | 第26-28页 |
| ·基于异步FIFO的异步时钟域接口的设计 | 第28-29页 |
| ·FPGA与单片机的接口设计 | 第29-33页 |
| ·FPGA与单片机的接口 | 第29-31页 |
| ·FPGA片内单片机接口的实现 | 第31-32页 |
| ·FPGA和单片机之间通信协议的制定 | 第32-33页 |
| ·本章小结 | 第33-34页 |
| 第四章 系统单片机程序的设计 | 第34-49页 |
| ·单片机主程序设计 | 第34-35页 |
| ·测速测频子程序的设计 | 第35-38页 |
| ·液晶显示子程序的设计 | 第38-43页 |
| ·液晶控制/驱动器ST7920 简介 | 第38-39页 |
| ·RAM的三种显示特性区 | 第39页 |
| ·LM3033B液晶的硬件接口 | 第39-41页 |
| ·液晶显示程序的设计 | 第41-43页 |
| ·打印机驱动子程序的设计 | 第43-48页 |
| ·SJWY系列微型打印机的技术特点 | 第43-44页 |
| ·SJ-A153PC16 微型打印机的硬件接口 | 第44-45页 |
| ·SJ-A153PC16 微型打印机驱动程序的设计 | 第45-48页 |
| ·本章小结 | 第48-49页 |
| 第五章 系统的验证测试与误差分析 | 第49-56页 |
| ·系统的验证测试 | 第49-53页 |
| ·系统主要的性能设计指标 | 第49页 |
| ·实验室环境下的模拟测试 | 第49-52页 |
| ·现场环境下打靶测试 | 第52-53页 |
| ·系统误差分析 | 第53-55页 |
| ·系统误差来源 | 第53页 |
| ·系统误差合成 | 第53-55页 |
| ·本章小结 | 第55-56页 |
| 第六章 结束语 | 第56-58页 |
| 致谢 | 第58-59页 |
| 参考文献 | 第59-62页 |
| 附录 在读期间发表的论文 | 第62-63页 |