FFT ASIC的物理设计与物理验证
摘要 | 第4-5页 |
Abstract | 第5-6页 |
1 绪论 | 第9-15页 |
1.1 选题背景和研究意义 | 第9-10页 |
1.2 国内外研究现状 | 第10-11页 |
1.3 集成电路后端设计概述 | 第11-12页 |
1.4 课题主要研究内容 | 第12-13页 |
1.5 本文组织结构 | 第13-15页 |
2 FFT ASIC的时序约束与物理综合 | 第15-31页 |
2.1 综合的基本概念 | 第15页 |
2.2 综合前的数据准备 | 第15-17页 |
2.3 传统时序约束的一般方法 | 第17-19页 |
2.4 FFT ASIC的时序约束 | 第19-27页 |
2.5 物理综合 | 第27-30页 |
2.6 本章小结 | 第30-31页 |
3 FFT ASIC的自动布局布线 | 第31-56页 |
3.1 引言 | 第31页 |
3.2 数据准备 | 第31-34页 |
3.3 布局规划 | 第34-45页 |
3.4 时钟树综合 | 第45-48页 |
3.5 布线 | 第48-50页 |
3.6 可制造性设计 | 第50-55页 |
3.7 本章小结 | 第55-56页 |
4 FFT ASIC时序验证和物理验证 | 第56-64页 |
4.1 引言 | 第56页 |
4.2 静态时序分析 | 第56-57页 |
4.3 DRC验证 | 第57-60页 |
4.4 LVS验证 | 第60-63页 |
4.5 本章小结 | 第63-64页 |
5 工作总结和展望 | 第64-66页 |
5.1 工作总结 | 第64页 |
5.2 工作展望 | 第64-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-71页 |
附录 攻读学位期间发表论文目录 | 第71页 |