摘要 | 第3-4页 |
abstract | 第4-5页 |
第一章 引言 | 第8-13页 |
1.1 课题研究背景 | 第8-9页 |
1.2 课题研究现状 | 第9-10页 |
1.2.1 语音压缩编码研究现状 | 第9-10页 |
1.2.2 低功耗设计研究现状 | 第10页 |
1.3 课题研究的目的和意义 | 第10-11页 |
1.4 课题的主要研究内容 | 第11-12页 |
1.5 论文结构安排 | 第12-13页 |
第二章 语音采集与通信控制芯片整体设计方案 | 第13-19页 |
2.1 语音无线采集系统设计方案 | 第13-14页 |
2.2 语音采集与通信控制芯片整体结构 | 第14-15页 |
2.3 芯片工作流程概述 | 第15-16页 |
2.4 芯片低功耗设计 | 第16-19页 |
第三章 发射基带电路设计 | 第19-30页 |
3.1 发射基带整体结构 | 第19-20页 |
3.2 通信控制单元及发射时隙优化 | 第20-22页 |
3.3 信道编码 | 第22-23页 |
3.3.1 循环冗余校验 | 第22-23页 |
3.3.2 RS编码 | 第23页 |
3.4 调制与成形滤波 | 第23-25页 |
3.5 发射基带中的辅助电路 | 第25-26页 |
3.6 发射基带电路的仿真 | 第26-30页 |
第四章 语音压缩编码器设计 | 第30-42页 |
4.1 ADPCM原理 | 第30页 |
4.2 G.726编解码算法 | 第30-33页 |
4.2.1 G.726编码算法 | 第30-32页 |
4.2.2 G.726解码算法 | 第32-33页 |
4.3 G.726算法的行为级建模 | 第33-36页 |
4.4 G.726编码器的RTL实现 | 第36-39页 |
4.5 语音质量评估 | 第39-42页 |
第五章 芯片其他电路设计 | 第42-50页 |
5.1 降采样滤波器设计 | 第42-49页 |
5.1.1 Sigma-deltaADC中的过采样技术 | 第42-43页 |
5.1.2 降采样滤波器原理 | 第43-44页 |
5.1.3 降采样滤波器结构 | 第44-46页 |
5.1.4 降采样滤波器的设计 | 第46-49页 |
5.2 I2S接口电路 | 第49-50页 |
第六章 FPGA验证及ASIC后端设计 | 第50-62页 |
6.1 FPGA验证 | 第50-57页 |
6.1.1 数字基带电路FPGA验证 | 第51-52页 |
6.1.2 语音压缩编码器的FPGA验证 | 第52-54页 |
6.1.3 降采样滤波器的FPGA验证 | 第54-57页 |
6.2 芯片后仿真结果及测试方案 | 第57-62页 |
第七章总结与展望 | 第62-64页 |
7.1 论文总结 | 第62-63页 |
7.2 课题展望 | 第63-64页 |
参考文献 | 第64-67页 |
致谢 | 第67-69页 |
个人简历、在学期间发表的学术论文与研究成果 | 第69页 |