宽带多普勒计程仪硬件设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第1章 绪论 | 第9-15页 |
1.1 论文研究的背景和意义 | 第9-10页 |
1.2 多普勒计程仪的发展及趋势 | 第10-11页 |
1.3 多普勒测速基本原理 | 第11-13页 |
1.4 论文的主要工作及设计方案 | 第13-15页 |
第2章 宽带多普勒计程仪发射机硬件设计与实现 | 第15-35页 |
2.1 宽带多普勒计程仪发射机技术指标 | 第15页 |
2.2 宽带多普勒计程仪发射机原理框图 | 第15页 |
2.3 宽带多普勒计程仪发射机设计与实现 | 第15-28页 |
2.3.1 逻辑门电路设计 | 第15-16页 |
2.3.2 驱动电路设计 | 第16-18页 |
2.3.3 D类功放电路设计 | 第18-21页 |
2.3.4 变压器设计 | 第21-23页 |
2.3.5 阻抗匹配电路设计 | 第23-28页 |
2.3.6 储能电路设计 | 第28页 |
2.4 调试结果及分析 | 第28-33页 |
2.5 本章小结 | 第33-35页 |
第3章 宽带多普勒计程仪接收机硬件设计与实现 | 第35-59页 |
3.1 宽带多普勒计程仪接收机技术指标 | 第35页 |
3.2 宽带多普勒计程仪接收机原理框图 | 第35页 |
3.3 宽带多普勒计程仪接收机设计与实现 | 第35-49页 |
3.3.1 前级放大电路设计 | 第35-39页 |
3.3.2 固定增益放大电路设计 | 第39-41页 |
3.3.3 可控增益放大电路设计 | 第41-43页 |
3.3.4 带通滤波器设计 | 第43-48页 |
3.3.5 电源部分设计 | 第48-49页 |
3.4 调试结果及分析 | 第49-57页 |
3.5 本章小结 | 第57-59页 |
第4章 宽带多普勒计程仪数字处理部分硬件实现 | 第59-71页 |
4.1 数字处理部分设计指标 | 第59页 |
4.2 数字处理部分系统框图 | 第59页 |
4.3 宽带多普勒计程仪数字处理部分实现及测试 | 第59-70页 |
4.3.1 DSP处理器模块 | 第59-62页 |
4.3.2 DSP与PC通信模块 | 第62-65页 |
4.3.3 逻辑控制模块 | 第65-66页 |
4.3.4 数据采集模块 | 第66-67页 |
4.3.5 DA模块 | 第67-69页 |
4.3.6 SD卡存储模块 | 第69-70页 |
4.4 本章小结 | 第70-71页 |
结论 | 第71-73页 |
参考文献 | 第73-75页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第75-77页 |
致谢 | 第77-79页 |
附录 | 第79-81页 |