基于FPGA的高速图像数据采集系统设计
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 绪论 | 第8-12页 |
·图像采集系统的应用 | 第8页 |
·国内外研究现状 | 第8-10页 |
·本文研究主要内容 | 第10-12页 |
第2章 系统总体设计 | 第12-20页 |
·可编程逻辑器件概述 | 第12-13页 |
·FPGA与其它芯片系统的优劣比较 | 第13-16页 |
·FPGA/CPLD与ASIC比较 | 第13-14页 |
·FPGA与CPLD比较 | 第14页 |
·FPGA结构 | 第14-16页 |
·现有的图像采集系统构架 | 第16-18页 |
·系统设计方案 | 第18-19页 |
·总体设计思路 | 第18页 |
·系统结构 | 第18-19页 |
·本章小结 | 第19-20页 |
第3章 图像采集系统模块设计 | 第20-40页 |
·系统硬件结构 | 第20-21页 |
·FPGA芯片选择 | 第21-22页 |
·图像采集模块 | 第22-26页 |
·图像传感器的选择 | 第22-23页 |
·CMOS传感器接口 | 第23-26页 |
·系统存储模块 | 第26-28页 |
·芯片配置 | 第26-27页 |
·SDRAM设计 | 第27-28页 |
·图像显示模块 | 第28-30页 |
·D/A转换 | 第28-29页 |
·VGA接口 | 第29-30页 |
·FPGA接口设计 | 第30-34页 |
·SDRAM接口 | 第30-31页 |
·VGA控制接口 | 第31-33页 |
·HPI接口 | 第33-34页 |
·外围硬件模块 | 第34-39页 |
·时钟设计 | 第35-36页 |
·JTAG接口设计 | 第36-37页 |
·电源设计 | 第37-39页 |
·本章总结 | 第39-40页 |
第4章 系统FPGA功能实现及算法优化 | 第40-63页 |
·设计流程 | 第40-42页 |
·EDA工具 | 第42页 |
·FPGA实现的模块框架 | 第42-60页 |
·CMOS时序驱动模块 | 第43-44页 |
·串行数据解串模块 | 第44-49页 |
·SDRAM读写控制模块 | 第49-55页 |
·图像预处理模块 | 第55-60页 |
·FPGA的图像处理算法扩展 | 第60-62页 |
·卷积运算FPGA实现方法 | 第60-61页 |
·系统FPGA卷积运算改进方法 | 第61-62页 |
·本章小结 | 第62-63页 |
第5章 总结与展望 | 第63-65页 |
·论文总结 | 第63页 |
·课题展望 | 第63-65页 |
参考文献 | 第65-68页 |
致谢 | 第68-69页 |
攻读硕士学位期间发表的论文和参与的项目 | 第69页 |