摘要 | 第1-5页 |
Abstract | 第5-9页 |
1. 绪论 | 第9-13页 |
·研究背景 | 第9-10页 |
·基于FPGA的RS-422 通信单元技术现状及发展趋势 | 第10-11页 |
·RS-422 通信的发展与技术创新 | 第10页 |
·我国RS-422 通信单元技术现状 | 第10-11页 |
·本设计要研究或解决的问题 | 第11-13页 |
2. RS-422 通信单元总体设计 | 第13-20页 |
·RS-422 通信单元概述 | 第13页 |
·RS-422 通信单元功能设计 | 第13-16页 |
·RS-422 通信单元功能指标 | 第13-14页 |
·RS-422 通信单元功能划分 | 第14-15页 |
·RS-422 通信单元工作流程 | 第15-16页 |
·RS-422 通信单元方案设计 | 第16-18页 |
·设计思路 | 第16-17页 |
·详细方案设计 | 第17-18页 |
·主要元器件的选择 | 第18-19页 |
·主控芯片 | 第18-19页 |
·串行通信芯片 | 第19页 |
·本章小结 | 第19-20页 |
3. 通信控制模块设计 | 第20-32页 |
·基本功能介绍 | 第20-22页 |
·通信控制模块硬件设计 | 第22-23页 |
·通信控制模块软件设计 | 第23-30页 |
·接收器(RECEIVE)设计 | 第24-27页 |
·发送器(SEND)设计 | 第27-30页 |
·软件整体设计 | 第30页 |
·通信控制模块仿真验证 | 第30-31页 |
·本章小结 | 第31-32页 |
4. RS-422 电平转换模块设计 | 第32-43页 |
·基本功能介绍 | 第32页 |
·RS-422 电平转换模块硬件设计 | 第32-33页 |
·RS-422 电平转换模块软件设计 | 第33-42页 |
·接收器(INCEPT)设计 | 第33-35页 |
·发送器(TRAN)设计 | 第35-37页 |
·编码器(ENCODE)设计 | 第37-40页 |
·解码器(DECODE)设计 | 第40-42页 |
·软件整体设计 | 第42页 |
·本章小结 | 第42-43页 |
5. 时序逻辑控制模块设计 | 第43-55页 |
·基本功能介绍 | 第43页 |
·时序逻辑控制模块硬件设计 | 第43-48页 |
·电源电路 | 第43-45页 |
·时钟电路 | 第45页 |
·复位电路 | 第45-46页 |
·配置电路 | 第46-47页 |
·硬件整体设计 | 第47-48页 |
·时序逻辑控制模块软件设计 | 第48-54页 |
·RS-232 接口控制器设计 | 第48-50页 |
·RS-422 接口控制器设计 | 第50-52页 |
·时序逻辑控制模块软件整体设计 | 第52-54页 |
·时序逻辑控制模块仿真验证 | 第54页 |
·本章小结 | 第54-55页 |
6. 基于FPGA的RS-422 通信单元的实验研究 | 第55-59页 |
·实验目的 | 第55页 |
·实验工具 | 第55页 |
·实验方案 | 第55-57页 |
·实验结果 | 第57-58页 |
·实验总结 | 第58-59页 |
结论 | 第59-61页 |
附录A 位流控制单元部分程序 | 第61-63页 |
附录B 主控制单元程序 | 第63-68页 |
附录C 基于FPGA的422 通信单元原理图 | 第68-69页 |
参考文献 | 第69-72页 |
攻读硕士期间发表的论文及参与的科研工作 | 第72-73页 |
致谢 | 第73页 |