摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-13页 |
1.1 课题来源及研究的目的和意义 | 第9-10页 |
1.2 国内外研究现状 | 第10-12页 |
1.3 主要研究内容 | 第12-13页 |
第2章 基于 FC-AE-1553 的箭载测试系统总体设计 | 第13-33页 |
2.1 FC-AE-1553 基本特性 | 第13页 |
2.2 层次模型 | 第13-15页 |
2.3 拓扑结构 | 第15-16页 |
2.4 FC-AE-1553 协议分析 | 第16-27页 |
2.4.1 网络组成 | 第16-17页 |
2.4.2 FC-AE-1553 传输模式 | 第17-23页 |
2.4.3 FC-AE-1553 帧格式 | 第23-27页 |
2.5 FC-AE-1553 总线方案设计 | 第27-29页 |
2.6 FC-AE-1553 系统组成 | 第29-31页 |
2.7 FC-AE-1553 总线接口模块设计方案 | 第31-32页 |
2.7.1 上层应用接口单元 | 第31-32页 |
2.7.2 FC-AE-1553 协议处理单元 | 第32页 |
2.7.3 光纤连接单元 | 第32页 |
2.8 本章小结 | 第32-33页 |
第3章 基于 DSP 及 FPGA 的 FC-AE-1553 接口模块硬件设计 | 第33-42页 |
3.1 系统硬件结构框图 | 第33-35页 |
3.2 基于 DSP 嵌入式 FC-AE-1553 总线节点 | 第35-36页 |
3.3 基于 PCI-E 接口的 FC-AE-1553 总线节点 | 第36-37页 |
3.4 硬件性能分析 | 第37页 |
3.5 原理图及电路图设计 | 第37-41页 |
3.6 本章小结 | 第41-42页 |
第4章 FPGA 的逻辑和功能设计 | 第42-52页 |
4.1 FPGA 逻辑设计 | 第42-48页 |
4.1.1 上层应用接口逻辑 | 第42-44页 |
4.1.2 统一存储器映射层 | 第44-46页 |
4.1.3 FC-AE-1553 协议收发控制逻辑 | 第46-47页 |
4.1.4 高速串行收发逻辑 | 第47-48页 |
4.2 FPGA 功能设计 | 第48-51页 |
4.2.1 网络控制器(NC)设计 | 第48-50页 |
4.2.2 网络终端(NT)设计 | 第50-51页 |
4.3 本章小结 | 第51-52页 |
第5章 系统测试和分析 | 第52-69页 |
5.1 系统测试平台 | 第52-53页 |
5.2 系统测试方案 | 第53-65页 |
5.2.1 读取设备工作状态模式 | 第55-57页 |
5.2.2 读取原始测量数据模式 | 第57-60页 |
5.2.3 启动设备自检测模式 | 第60-61页 |
5.2.4 故障注入模式 | 第61-62页 |
5.2.5 远程控制及监视 | 第62-65页 |
5.3 系统主要指标仿真分析 | 第65-68页 |
5.4 本章小结 | 第68-69页 |
结论 | 第69-70页 |
参考文献 | 第70-74页 |
致谢 | 第74-75页 |
个人简历 | 第75页 |