NoC低摆幅互连研究
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·课题研究背景 | 第7-9页 |
·片上网络(NoC) | 第9-11页 |
·片上网络(NoC)的简介 | 第9-10页 |
·片上网络解决的问题 | 第10-11页 |
·片上网络对互连提出的新要求 | 第11页 |
·国内外相关研究背景 | 第11-12页 |
·论文内容安排 | 第12-13页 |
第二章 互连金属特性及模型 | 第13-27页 |
·深亚微米工艺互连金属的特性 | 第13-15页 |
·线宽对互连电阻率的影响 | 第13-14页 |
·特征尺寸的缩小对互连电容的影响 | 第14-15页 |
·互连线的延时与功耗 | 第15-25页 |
·互连线延时的基本理论和模型 | 第15-21页 |
·互连线功耗的基本理论和模型 | 第21-25页 |
·本章总结 | 第25-27页 |
第三章 片上信号技术 | 第27-39页 |
·设计考虑 | 第27-28页 |
·噪声问题 | 第27-28页 |
·码间串扰 | 第28页 |
·信号模式 | 第28-33页 |
·电压模信号 | 第28-29页 |
·电流模信号 | 第29-30页 |
·电压模信号与电流模信号比较 | 第30-32页 |
·双极性信号与单极性信号比较 | 第32-33页 |
·新型的信号技术 | 第33-38页 |
·预加重信号技术 | 第33-35页 |
·低压差分信号技术 | 第35-37页 |
·低摆幅信号技术 | 第37-38页 |
·本章总结 | 第38-39页 |
第四章 低摆幅信号电路 | 第39-67页 |
·低摆幅信号电路简介 | 第39-41页 |
·单端低摆幅信号电路 | 第41-51页 |
·CLC电路 | 第41-43页 |
·SSDLC电路 | 第43-45页 |
·SSDLC_1 电路 | 第45-46页 |
·SSDLC_2 电路 | 第46-48页 |
·PDIFF电路 | 第48-49页 |
·mj-sib电路 | 第49-51页 |
·双端低摆幅信号电路 | 第51-55页 |
·DIFF电路 | 第52-54页 |
·MCML电路 | 第54-55页 |
·仿真与分析 | 第55-65页 |
·仿真平台 | 第56-57页 |
·噪声分析 | 第57-59页 |
·仿真结果 | 第59-62页 |
·扫描分析 | 第62-63页 |
·版图分析 | 第63-65页 |
·本章总结 | 第65-67页 |
第五章 基于低摆幅信号的NoC互连系统的构建 | 第67-75页 |
·低摆幅信号发送器设计 | 第68-69页 |
·低摆幅信号接收器设计 | 第69-70页 |
·基于MCML低摆幅电路的NOC互连系统 | 第70-73页 |
·同步收发器设计 | 第70-71页 |
·级联的收发器 | 第71-72页 |
·系统仿真实现 | 第72-73页 |
·本章总结 | 第73-75页 |
第六章 总结与展望 | 第75-77页 |
致谢 | 第77-79页 |
参考文献 | 第79-82页 |