首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

NoC低摆幅互连研究

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-13页
   ·课题研究背景第7-9页
   ·片上网络(NoC)第9-11页
     ·片上网络(NoC)的简介第9-10页
     ·片上网络解决的问题第10-11页
     ·片上网络对互连提出的新要求第11页
   ·国内外相关研究背景第11-12页
   ·论文内容安排第12-13页
第二章 互连金属特性及模型第13-27页
   ·深亚微米工艺互连金属的特性第13-15页
     ·线宽对互连电阻率的影响第13-14页
     ·特征尺寸的缩小对互连电容的影响第14-15页
   ·互连线的延时与功耗第15-25页
     ·互连线延时的基本理论和模型第15-21页
     ·互连线功耗的基本理论和模型第21-25页
   ·本章总结第25-27页
第三章 片上信号技术第27-39页
   ·设计考虑第27-28页
     ·噪声问题第27-28页
     ·码间串扰第28页
   ·信号模式第28-33页
     ·电压模信号第28-29页
     ·电流模信号第29-30页
     ·电压模信号与电流模信号比较第30-32页
     ·双极性信号与单极性信号比较第32-33页
   ·新型的信号技术第33-38页
     ·预加重信号技术第33-35页
     ·低压差分信号技术第35-37页
     ·低摆幅信号技术第37-38页
   ·本章总结第38-39页
第四章 低摆幅信号电路第39-67页
   ·低摆幅信号电路简介第39-41页
   ·单端低摆幅信号电路第41-51页
     ·CLC电路第41-43页
     ·SSDLC电路第43-45页
     ·SSDLC_1 电路第45-46页
     ·SSDLC_2 电路第46-48页
     ·PDIFF电路第48-49页
     ·mj-sib电路第49-51页
   ·双端低摆幅信号电路第51-55页
     ·DIFF电路第52-54页
     ·MCML电路第54-55页
   ·仿真与分析第55-65页
     ·仿真平台第56-57页
     ·噪声分析第57-59页
     ·仿真结果第59-62页
     ·扫描分析第62-63页
     ·版图分析第63-65页
   ·本章总结第65-67页
第五章 基于低摆幅信号的NoC互连系统的构建第67-75页
   ·低摆幅信号发送器设计第68-69页
   ·低摆幅信号接收器设计第69-70页
   ·基于MCML低摆幅电路的NOC互连系统第70-73页
     ·同步收发器设计第70-71页
     ·级联的收发器第71-72页
     ·系统仿真实现第72-73页
   ·本章总结第73-75页
第六章 总结与展望第75-77页
致谢第77-79页
参考文献第79-82页

论文共82页,点击 下载论文
上一篇:EYDFA及其在FTTH中的应用研究
下一篇:基于FPGA的CCD探测系统