基于视觉假体高阶调制解调的RS纠错码研究
摘要 | 第3-4页 |
ABSTRACT | 第4-5页 |
1 绪论 | 第8-14页 |
1.1 研究背景与意义 | 第8-9页 |
1.2 视觉假体简介 | 第9-10页 |
1.2.1 视觉假体刺激器的研究现状 | 第9页 |
1.2.2 视觉假体系统结构 | 第9-10页 |
1.3 RS纠错码简介 | 第10-11页 |
1.3.1 RS码研究现状 | 第10-11页 |
1.3.2 通信系统框图 | 第11页 |
1.4 本文的主要内容与各章节结构 | 第11-14页 |
1.4.1 课题来源 | 第11页 |
1.4.2 论文主要研究内容 | 第11页 |
1.4.3 论文各章节结构 | 第11-14页 |
2 DAPSK软解调和RS编译码原理 | 第14-24页 |
2.1 DAPSK软解调原理 | 第14-16页 |
2.1.1 调制和硬解调原理 | 第14-15页 |
2.1.2 软解调原理 | 第15-16页 |
2.2 有限域基础知识 | 第16-17页 |
2.3 RS码和编码原理 | 第17-19页 |
2.4 RS码译码器 | 第19-22页 |
2.4.1 伴随式的求解 | 第20页 |
2.4.2 关键方程的求解 | 第20-22页 |
2.4.3 错误位置和错误值的计算 | 第22页 |
2.5 RS软译码器 | 第22-24页 |
3 改进软解调和软译码算法的建模仿真 | 第24-42页 |
3.1 参数选择 | 第24页 |
3.2 改进软解调 | 第24-25页 |
3.3 改进软译码 | 第25-27页 |
3.3.1 改进码元级可靠度的计算 | 第25-27页 |
3.3.2 试探序列的构成 | 第27页 |
3.4 MATLAB建模及仿真 | 第27-42页 |
3.4.1 软解调模型及仿真 | 第27-29页 |
3.4.2 编码模型仿真 | 第29-31页 |
3.4.3 译码器模型仿真 | 第31-38页 |
3.4.4 软译码模型仿真 | 第38-39页 |
3.4.5 纠错码电路的仿真 | 第39-42页 |
4 纠错码电路的FPGA实现 | 第42-52页 |
4.1 软解调实现 | 第42-43页 |
4.2 编码实现 | 第43-45页 |
4.2.1 码率匹配问题 | 第43-44页 |
4.2.2 编码方案 | 第44-45页 |
4.3 译码实现 | 第45-50页 |
4.3.1 硬译码模块 | 第45-49页 |
4.3.2 软译码模块 | 第49-50页 |
4.4 整体电路仿真 | 第50-52页 |
5 FPGA验证 | 第52-58页 |
5.1 验证平台的介绍 | 第52-54页 |
5.2 验证方案 | 第54-55页 |
5.3 验证结果 | 第55-58页 |
6 总结 | 第58-60页 |
致谢 | 第60-62页 |
参考文献 | 第62-63页 |