摘要 | 第3-4页 |
Abstract | 第4-5页 |
1 绪论 | 第8-12页 |
1.1 研究背景及意义 | 第8-10页 |
1.2 国内外研究进展 | 第10-11页 |
1.3 论文的研究内容及意义 | 第11-12页 |
2 光纤通道交换机概述 | 第12-28页 |
2.1 光纤通道协议分析 | 第12-18页 |
2.1.1 光纤通道协议层次 | 第12-14页 |
2.1.2 数据格式 | 第14页 |
2.1.3 流量控制策略 | 第14-15页 |
2.1.4 光纤通道端口状态机 | 第15-16页 |
2.1.5 拓扑结构 | 第16-17页 |
2.1.6 服务类型 | 第17-18页 |
2.2 光纤通道交换机结构 | 第18-20页 |
2.2.1 线卡 | 第19页 |
2.2.2 交换电路 | 第19-20页 |
2.3 交换电路的设计 | 第20-26页 |
2.3.1 排队方式 | 第20-23页 |
2.3.2 交换结构 | 第23-25页 |
2.3.3 交换电路结构 | 第25-26页 |
2.4 本章小结 | 第26-28页 |
3 调度算法仿真分析 | 第28-42页 |
3.1 交换电路介绍 | 第28-29页 |
3.2 调度算法介绍 | 第29-33页 |
3.2.1 输入调度算法 | 第29-32页 |
3.2.2 输出调度算法 | 第32-33页 |
3.3 交换电路建模 | 第33-37页 |
3.3.1 网络层 | 第33页 |
3.3.2 节点层 | 第33-35页 |
3.3.3 进程层 | 第35-37页 |
3.4 仿真结果分析 | 第37-40页 |
3.5 本章小结 | 第40-42页 |
4 交换电路设计 | 第42-52页 |
4.1 路由查找模块 | 第42-44页 |
4.1.1 内容寻址存储器 | 第42-43页 |
4.1.2 路由模块的组成 | 第43-44页 |
4.2 VOQ与Buffered-Crossbar结构 | 第44-47页 |
4.3 输入调度算法 | 第47-48页 |
4.4 输出调度算法 | 第48-50页 |
4.5 本章小结 | 第50-52页 |
5 交换电路整体仿真及FPGA验证 | 第52-64页 |
5.1 交换电路整体结构 | 第52-53页 |
5.2 交换电路整体仿真 | 第53-57页 |
5.2.1 仿真时钟 | 第53页 |
5.2.2 仿真方案 | 第53-55页 |
5.2.3 交换电路整体功能仿真 | 第55-57页 |
5.3 交换电路FPGA验证 | 第57-62页 |
5.3.1 FPGA验证方案 | 第57-58页 |
5.3.2 FPGA验证 | 第58-62页 |
5.4 本章小结 | 第62-64页 |
6 总结与展望 | 第64-66页 |
6.1 工作总结 | 第64页 |
6.2 后期展望 | 第64-66页 |
致谢 | 第66-68页 |
参考文献 | 第68-70页 |