用于加速度计中的单环四阶∑△调制器设计
| 摘要 | 第6-7页 |
| Abstract | 第7-8页 |
| 1 绪论 | 第11-18页 |
| 1.1 课题来源及研究的目的与意义 | 第11-12页 |
| 1.2 国内外研究现状 | 第12-17页 |
| 1.2.1 ADC概述 | 第12页 |
| 1.2.2 国外研究现状 | 第12-16页 |
| 1.2.3 国内研究现状 | 第16-17页 |
| 1.3 本课题研究内容 | 第17-18页 |
| 2 Sigma-Delta ADC工作原理 | 第18-26页 |
| 2.1 模数转换器 | 第18-21页 |
| 2.1.1 采样定理 | 第18-19页 |
| 2.1.2 量化误差 | 第19-20页 |
| 2.1.3 噪声整形技术 | 第20-21页 |
| 2.2 Sigma-Delta调制器结构 | 第21-25页 |
| 2.2.1 单环结构 | 第22-23页 |
| 2.2.2 MASH结构 | 第23-25页 |
| 2.3 本章小结 | 第25-26页 |
| 3 Sigma-Delta调制器系统设计与建模 | 第26-38页 |
| 3.1 ΣΔ调制器系统设计 | 第26-28页 |
| 3.2 稳定性分析 | 第28-30页 |
| 3.3 参数设计与系统建模 | 第30-37页 |
| 3.3.1 电容值的选取 | 第30页 |
| 3.3.2 运放参数选取 | 第30-31页 |
| 3.3.3 系统建模分析 | 第31-37页 |
| 3.4 本章小结 | 第37-38页 |
| 4 Sigma-Delta调制器电路设计 | 第38-51页 |
| 4.1 斩波稳定技术 | 第38-39页 |
| 4.2 积分器电路 | 第39-44页 |
| 4.3 求和电路 | 第44-45页 |
| 4.4 比较器电路 | 第45-46页 |
| 4.5 时钟产生电路 | 第46-47页 |
| 4.6 一位DAC设计 | 第47页 |
| 4.7 整体电路仿真和分析 | 第47-50页 |
| 4.8 本章小结 | 第50-51页 |
| 5 Sigma-Delta调制器版图设计和测试 | 第51-57页 |
| 5.1 版图设计 | 第51页 |
| 5.2 版图布局布线 | 第51-53页 |
| 5.3 版图后仿 | 第53页 |
| 5.4 测试分析 | 第53-56页 |
| 5.5 本章小结 | 第56-57页 |
| 结论 | 第57-58页 |
| 参考文献 | 第58-61页 |
| 攻读硕士学位期间发表学术论文情况 | 第61-62页 |
| 致谢 | 第62-63页 |