摘要 | 第1-4页 |
Abstract | 第4-8页 |
第1章 绪论 | 第8-15页 |
·超声驻波悬浮操控系统研究背景与意义 | 第8-10页 |
·国内外研究现状与趋势 | 第10-13页 |
·超声驻波悬浮操控技术概述 | 第10-11页 |
·国内外超声驻波悬浮技术研究现状与趋势 | 第11-12页 |
·国内外超声驻波操控技术研究现状与趋势 | 第12-13页 |
·论文研究目标 | 第13页 |
·论文主要研究内容及安排 | 第13-15页 |
第2章 相控阵超声操控原理分析 | 第15-19页 |
·相控阵超声驻波悬浮原理概述 | 第15-16页 |
·超声驻波声压节点简介 | 第15页 |
·相控阵超声操控原理概述 | 第15-16页 |
·超声辐射势能 | 第16-17页 |
·相控阵超声驻波声压分布 | 第17-18页 |
·相控阵超声驻波悬浮原理 | 第18页 |
·本章小结 | 第18-19页 |
第3章 相控阵超声操控系统方案设计 | 第19-24页 |
·相控阵超声操控系统总体方案设计 | 第19-20页 |
·USB转FPGA接口板方案设计 | 第20-21页 |
·探头板方案设计 | 第21页 |
·驱动板方案设计 | 第21-22页 |
·ACDC电源设计方案 | 第22-23页 |
·本章小结 | 第23-24页 |
第4章 相控阵超声操控系统硬件设计与实现 | 第24-35页 |
·Cadence Allegro SPB 16.3 软件概述及设计流程 | 第24-27页 |
·Cadence Allegro SPB 16.3 软件概述 | 第24-26页 |
·Cadence Allegro SPB 16.3 设计流程 | 第26-27页 |
·探头板硬件设计与实现 | 第27-29页 |
·探头板硬件设计 | 第27-29页 |
·探头板硬件实现 | 第29页 |
·驱动板硬件设计与实现 | 第29-34页 |
·驱动板电源接口电路 | 第29-30页 |
·驱动板电压转换电路设计 | 第30-31页 |
·JTAG下载接口电路设计 | 第31-32页 |
·FPGA配置芯片EPCS及外围电路设计 | 第32-33页 |
·驱动板驱动单元电路设计 | 第33-34页 |
·驱动板硬件实现 | 第34页 |
·本章小结 | 第34-35页 |
第5章 相控阵超声操控系统的FPGA设计 | 第35-47页 |
·FPGA编程设计概述 | 第35-37页 |
·FPGA编程原理 | 第35-36页 |
·FPGA开发设计流程 | 第36-37页 |
·焦点坐标模块的FPGA设计 | 第37-43页 |
·焦点移动坐标计算模块的FPGA设计 | 第37-39页 |
·串口顶层模块的FPGA设计 | 第39-43页 |
·相控阵超声聚焦发射延迟的FPGA设计 | 第43-45页 |
·相控阵超声聚焦发射延迟原理 | 第43-45页 |
·发射延迟模块的FPGA设计思路与仿真 | 第45页 |
·系统声场的仿真 | 第45-46页 |
·本章小结 | 第46-47页 |
第6章 系统的测试与验证 | 第47-51页 |
·驱动单元电路测试与分析 | 第47-48页 |
·单块相控阵超声驻波悬浮性能测试与分析 | 第48-49页 |
·系统验证 | 第49-51页 |
第7章 总结与展望 | 第51-52页 |
·论文总结 | 第51页 |
·下一步工作展望 | 第51-52页 |
参考文献 | 第52-55页 |
攻读硕士期间发表论文与科研情况 | 第55-56页 |
致谢 | 第56-57页 |
附录 | 第57-78页 |