基于ARM的脑电测量电路的研究
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第1章 绪论 | 第9-13页 |
·脑电研究的意义 | 第9-10页 |
·脑电研究的现状及未来发展所面对的挑战 | 第10-11页 |
·本文的主要研究内容及结构安排 | 第11-13页 |
第2章 脑电信号 | 第13-22页 |
·脑电信号的生理学基础 | 第13页 |
·脑电信号的类型 | 第13-15页 |
·脑电信号的特征 | 第15页 |
·脑电信号的采集 | 第15-17页 |
·脑电信号源等效电路 | 第17-18页 |
·放大器的选择与设计 | 第18-20页 |
·脑电信号采集中的噪声和干扰源以及抗干扰措施 | 第20-21页 |
·本章小结 | 第21-22页 |
第3章 脑电测量电路硬件设计 | 第22-41页 |
·系统总体规划 | 第22-23页 |
·硬件设计 | 第22-23页 |
·软件设计 | 第23页 |
·前置级设计 | 第23-25页 |
·射频滤波器 | 第23-24页 |
·保护电路 | 第24页 |
·AD620 仪表放大器 | 第24-25页 |
·中间级 | 第25-26页 |
·高通负反馈滤波器 | 第25-26页 |
·主放大器 | 第26页 |
·后置级 | 第26-28页 |
·低通滤波器 | 第26-27页 |
·后置放大器 | 第27-28页 |
·反馈级 | 第28-30页 |
·电源电路 | 第30页 |
·ARM 介绍 | 第30-32页 |
·STM32 处理器 | 第32-33页 |
·ARM 核心电路设计 | 第33-39页 |
·电源电路 | 第33页 |
·系统时钟电路 | 第33-34页 |
·液晶显示电路 | 第34-35页 |
·SD 卡电路 | 第35-37页 |
·调试电路 | 第37-39页 |
·系统总体电路 | 第39-40页 |
·本章小结 | 第40-41页 |
第4章 软件设计 | 第41-56页 |
·嵌入式系统简介 | 第41页 |
·UCOS-II 在STM32 上的移植 | 第41-48页 |
·UCOS-II 系统结构 | 第41-42页 |
·UCOS-II 的任务 | 第42-44页 |
·UCOS-II 的移植工作 | 第44-48页 |
·配置程序 | 第48-50页 |
·系统时钟的监控 | 第48-49页 |
·时钟的配置 | 第49-50页 |
·配置外设端口 | 第50页 |
·关键程序的设计 | 第50-54页 |
·模块分析和任务划分 | 第50-51页 |
·终端任务 | 第51-52页 |
·监控任务 | 第52-53页 |
·采样任务 | 第53-54页 |
·FAT32 文件系统的移植 | 第54-55页 |
·本章小结 | 第55-56页 |
结论 | 第56-58页 |
参考文献 | 第58-63页 |
致谢 | 第63-64页 |
作者简介 | 第64页 |