摘要 | 第1-6页 |
Abstract | 第6-11页 |
插图索引 | 第11-13页 |
附表索引 | 第13-14页 |
第1章 绪论 | 第14-21页 |
·研究背景及意义 | 第14-16页 |
·车用微控制器的现状与趋势 | 第16-18页 |
·车用微控制器发展现状 | 第16-17页 |
·车用微控制器相关技术发展趋势 | 第17-18页 |
·本文研究工作与内容 | 第18-19页 |
·本文结构 | 第19-21页 |
第2章 车用微控制器系统设计基础 | 第21-32页 |
·车用微控制器系统的结构 | 第21-23页 |
·车用微控制器的特征与结构 | 第21-22页 |
·系统的模块划分 | 第22-23页 |
·模糊逻辑指令 | 第23-25页 |
·后台调试模式 | 第25-27页 |
·系统的安全性分析 | 第27-28页 |
·硬件设计的流程与方法 | 第28-31页 |
·小结 | 第31-32页 |
第3章 模糊逻辑部件研究与设计 | 第32-44页 |
·模糊逻辑指令分析 | 第32-35页 |
·模糊逻辑微指令设计 | 第35-37页 |
·模糊逻辑微指令格式 | 第35-36页 |
·模糊逻辑微指令序列 | 第36-37页 |
·模糊逻辑部件的数据通路设计 | 第37-38页 |
·模糊逻辑运算器 | 第38-41页 |
·输入寄存器 | 第39-40页 |
·乘法运算器 | 第40-41页 |
·通用及模糊逻辑专用寄存器组 | 第41-43页 |
·通用寄存器 | 第41-42页 |
·模糊逻辑专用寄存器 | 第42-43页 |
·小结 | 第43-44页 |
第4章 后台调试模式(BDM)部件的设计 | 第44-63页 |
·BDM 指令分析 | 第44-48页 |
·BDM 硬件指令 | 第44-45页 |
·BDM 固件指令 | 第45-48页 |
·BDM 指令结构 | 第48页 |
·BDM 通信时序分析 | 第48-51页 |
·BDM 接口握手时序 | 第49-50页 |
·BDM 部件读数据的时序 | 第50页 |
·BDM 部件写数据的时序 | 第50-51页 |
·BDM 激活方式 | 第51-52页 |
·BDM 部件的设计 | 第52-62页 |
·BDM 部件的接口信号定义 | 第52-54页 |
·BDM 数据通路设计 | 第54页 |
·BDM 接口握手协议 | 第54-56页 |
·BDM 指令译码模块的设计 | 第56-58页 |
·BDM 字节通信的设计与实现 | 第58-62页 |
·小结 | 第62-63页 |
第5章 系统的安全性设计 | 第63-73页 |
·面向 AES 的攻击及掩码技术 | 第63-65页 |
·高级加密标准(AES) | 第63-64页 |
·功耗攻击 | 第64页 |
·门级掩码技术 | 第64-65页 |
·基于门级掩码的 AES 抗功耗攻击方案 | 第65-69页 |
·基本原理 | 第65页 |
·改进的带掩码的 AND 门 | 第65-67页 |
·GF(((22)2)2)域上一种改进的基于门级掩码的 S-盒设计 | 第67-68页 |
·基于门级掩码的 AES 抗功耗攻击方案 | 第68-69页 |
·实验结果分析 | 第69-72页 |
·性能比较 | 第69-72页 |
·安全性分析 | 第72页 |
·小结 | 第72-73页 |
第6章 系统的仿真与验证 | 第73-84页 |
·自顶向下的设计方法和设计工具 | 第73-75页 |
·自顶向下(Top-Down)的设计方法 | 第73-74页 |
·利用硬件描述语言(HDL)的硬件电路设计方法 | 第74-75页 |
·设计工具和软件环境 | 第75页 |
·硬件环境 | 第75-76页 |
·FPGA 平台 | 第75-76页 |
·其他硬件资源 | 第76页 |
·系统仿真及 FPGA 验证 | 第76-83页 |
·模糊逻辑部件的测试 | 第77-78页 |
·BDM 部件的仿真与验证 | 第78-83页 |
·小结 | 第83-84页 |
结论 | 第84-87页 |
参考文献 | 第87-91页 |
致谢 | 第91-92页 |
附录 A 攻读硕士学位期间发表论文目录 | 第92页 |