摘要 | 第1-10页 |
ABSTRACT | 第10-13页 |
致谢 | 第13-20页 |
第一章 绪论 | 第20-36页 |
·引言 | 第20-24页 |
·电子系统微小型化的技术挑战 | 第20-21页 |
·高速计算与多核系统的技术挑战 | 第21-24页 |
·研究现状和发展趋势 | 第24-33页 |
·电子系统微小型化研究现状及发展趋势 | 第24-28页 |
·微电子与多核技术研究现状及发展趋势 | 第28-31页 |
·高密度计算研究现状及发展趋势 | 第31-33页 |
·论文主要工作 | 第33-36页 |
·本文研究的问题 | 第33页 |
·论文结构安排 | 第33-34页 |
·论文主要贡献与创新点 | 第34-36页 |
第二章 高密度计算与多核计算 | 第36-62页 |
·概述 | 第36-38页 |
·问题的提出 | 第36页 |
·国内外研究现状 | 第36-38页 |
·多核计算及其评测技术 | 第38-48页 |
·并行计算与高密度计算 | 第38-44页 |
·多核计算及其评测技术 | 第44-48页 |
·矩阵数值运算及复杂度分析 | 第48-55页 |
·矩阵运算 | 第48-53页 |
·数值线性代数运算的性能评估 | 第53-55页 |
·并行矩阵计算 | 第55-61页 |
·并行矩阵计算的相关概念 | 第55-58页 |
·并行矩阵多核计算相关问题 | 第58-61页 |
·小结 | 第61-62页 |
第三章 单芯片多核处理器典型结构分析 | 第62-84页 |
·概述 | 第62-63页 |
·问题的提出 | 第62页 |
·国内外研究现状 | 第62-63页 |
·单芯片多核处理器结构 | 第63-68页 |
·多核系统体系结构和设计考虑 | 第63-64页 |
·单芯片多核处理器典型结构和发展趋势 | 第64-66页 |
·片上存储器层次结构 | 第66-68页 |
·多核系统并行计算模型与扩展性分析 | 第68-73页 |
·多核系统并行计算模型 | 第68-70页 |
·并行体系结构的扩展性分析 | 第70-71页 |
·处理器及其改进型系统的性能度量 | 第71-73页 |
·3D 簇结构 NoC 描述和性能分析 | 第73-83页 |
·3D NoC 网络描述 | 第73-74页 |
·3D NoC 的编码表示和 3D 相邻编码设计方法 | 第74-79页 |
·3D 簇结构方案和特点分析 | 第79-83页 |
·小结 | 第83-84页 |
第四章 单芯片多核处理器设计与验证 | 第84-106页 |
·概述 | 第84页 |
·问题的提出 | 第84页 |
·国内外研究现状 | 第84页 |
·单核 RISC 处理器设计 | 第84-87页 |
·单核 RISC 处理器结构 | 第84-85页 |
·MIPS 32 指令集 | 第85页 |
·流水线处理器单元 | 第85-86页 |
·系统控制协处理器单元 | 第86-87页 |
·四核处理器系统芯片原型设计 | 第87-99页 |
·总线结构的 MPSoC 系统 | 第87-89页 |
·AHB 总线与时序 | 第89-91页 |
·RISC 本地处理子系统 | 第91-95页 |
·全局共享模块及接口设计 | 第95-98页 |
·通讯架构单元 | 第98-99页 |
·功能验证和矩阵运算实验 | 第99-105页 |
·多维矩阵乘法测试程序设计与验证 | 第99-101页 |
·单核 RISC 处理器仿真与功能验证 | 第101-103页 |
·四核处理器仿真与功能验证 | 第103-104页 |
·矩阵运算结果分析 | 第104-105页 |
·小结 | 第105-106页 |
第五章 层次化任务分解与动态调度技术 | 第106-122页 |
·概述 | 第106-107页 |
·问题的提出 | 第106-107页 |
·国内外研究现状 | 第107页 |
·多核系统的任务调度与映射技术 | 第107-110页 |
·多核系统的并行调度技术 | 第107-109页 |
·多核系统的任务映射技术 | 第109-110页 |
·层次化任务分解与矩阵分块运算 | 第110-116页 |
·层次化任务分解 | 第110-112页 |
·等时间复杂度的矩阵分块运算 | 第112-116页 |
·基于嵌入式监控子网的动态任务调度技术 | 第116-120页 |
·数据流状态信息提取与嵌入式监控子网设计 | 第116-118页 |
·任务调度优化与实验研究 | 第118-120页 |
·小结 | 第120-122页 |
第六章 三维片上网络路由设计与低功耗分析 | 第122-140页 |
·概述 | 第122-123页 |
·问题的提出 | 第122页 |
·国内外研究现状 | 第122-123页 |
·NoC 及 3D 互连集成 | 第123-128页 |
·NoC 拓扑结构 | 第123-125页 |
·NoC 的性能指标 | 第125-126页 |
·3D 互连集成 | 第126-127页 |
·3D NoC 结构 | 第127-128页 |
·3D NoC 路由分析 | 第128-133页 |
·3D NoC 拓扑和路由算法 | 第128-130页 |
·路由及通信性能评估指标 | 第130-131页 |
·3D NOC 路由建模和仿真 | 第131-133页 |
·3D NoC 低功耗分析 | 第133-139页 |
·3D NoC 功耗模型 | 第133-135页 |
·3D NoC 低功耗分析与仿真 | 第135-139页 |
·小结 | 第139-140页 |
第七章 复杂信号处理的多核计算问题分析 | 第140-162页 |
·概论 | 第140-141页 |
·问题的提出 | 第140页 |
·国内外研究现状 | 第140-141页 |
·SAR 信号回波模拟 | 第141-146页 |
·SAR 目标模型 | 第141-142页 |
·目标散射模型 | 第142-143页 |
·SAR 回波信号数学模型 | 第143-146页 |
·回波信号模拟的算法 | 第146页 |
·SAR 回波信号生成算法 | 第146-153页 |
·SAR 回波信号算法的计算量和存储量分析 | 第146-148页 |
·距离时域脉冲相干法回波模拟 | 第148-153页 |
·SAR 回波模拟的并行计算与任务分解 | 第153-157页 |
·方位向分段拼接法 | 第153-154页 |
·场景分块叠加法 | 第154-155页 |
·层次化并行处理方案 | 第155-157页 |
·簇结构 CMP 的多核计算分析 | 第157-161页 |
·任务分析 | 第157-159页 |
·流程分析 | 第159-161页 |
·小结 | 第161-162页 |
总结与展望 | 第162-166页 |
参考文献 | 第166-174页 |
攻读博士期间与学位论文相关的科研和学术情况 | 第174页 |