首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

基于片上网络多核处理器的软件优化和硬件加速设计

摘要第1-6页
ABSTRACT第6-8页
目录第8-11页
插图目录第11-13页
缩略词说明第13-14页
第一章 绪论第14-19页
   ·研究背景第14-16页
     ·多核处理器和NoC第14-15页
     ·多核处理器和硬件加速第15-16页
   ·研究现状和进展第16-17页
     ·NoC的研究第16-17页
     ·DPI硬件加速的研究第17页
   ·课题来源及本文的主要内容第17-19页
第二章 片上网络技术第19-28页
   ·NoC基本概念第19-20页
   ·NoC设计空间第20-21页
   ·NoC拓扑结构第21-24页
   ·路由方法第24-25页
   ·交换技术第25-26页
   ·NoC关键技术难点第26-27页
     ·存储结构问题第26-27页
     ·软件并行化问题第27页
     ·功耗管理问题第27页
   ·本章小结第27-28页
第三章 基于H3MP-16多核处理器片上软件设计和优化第28-39页
   ·H3MP-16多核处理器介绍第28-34页
     ·演示系统功能第28-29页
     ·H3MP-16系统硬件架构第29-31页
     ·H3MP-16系统软件架构第31-33页
       ·控制核上的软件第31-32页
       ·运算核上的软件第32-33页
     ·系统工作流程第33-34页
     ·系统实时性要求第34页
   ·Fade算法的设计第34-35页
   ·Fade算法的优化第35-38页
     ·汇编语言常用的优化方法第35-36页
     ·Fade算法优化方法第36-37页
     ·算法优化结果分析第37-38页
   ·Fade算法在H3MP-16多核系统上的运行第38页
   ·本章小结第38-39页
第四章 深度包检测和模式匹配第39-48页
   ·深度包检测技术介绍第39-42页
     ·深度包检测概念第39-40页
     ·深度包检测技术工作原理第40-41页
     ·深度包检测中的关键技术第41-42页
   ·字符串模式匹配算法分析第42-46页
     ·单模匹配算法第42-45页
       ·强行搜索算法第42-43页
       ·KMP算法第43-44页
       ·BM算法第44-45页
     ·多模匹配算法—Aho-Corasick算法第45-46页
   ·基于硬件实现的DPI技术第46-47页
   ·本章小结第47-48页
第五章 基于王永成算法的模式匹配硬件设计第48-60页
   ·王永成算法第48-50页
   ·硬件设计方案第50-57页
     ·控制逻辑设计第51-52页
     ·状态表和跳转表的设计第52-54页
     ·工作流程第54-55页
     ·设计方案的实现第55-57页
   ·设计的功能验证第57页
   ·加速模块与NoC多核处理器相结合的设想第57-59页
   ·本章小结第59-60页
第六章 总结和展望第60-62页
   ·本文总结第60-61页
   ·未来工作展望第61-62页
参考文献第62-65页
攻读硕士学位期间发表的论文第65页
攻读硕士学位期间申请的专利第65-66页
致谢第66页

论文共66页,点击 下载论文
上一篇:InGaN材料局域化复合特性及LED器件发光效率的研究
下一篇:面向大型工程的群体决策机制与方法研究