| 摘要 | 第1-6页 |
| ABSTRACT | 第6-8页 |
| 目录 | 第8-11页 |
| 插图目录 | 第11-13页 |
| 缩略词说明 | 第13-14页 |
| 第一章 绪论 | 第14-19页 |
| ·研究背景 | 第14-16页 |
| ·多核处理器和NoC | 第14-15页 |
| ·多核处理器和硬件加速 | 第15-16页 |
| ·研究现状和进展 | 第16-17页 |
| ·NoC的研究 | 第16-17页 |
| ·DPI硬件加速的研究 | 第17页 |
| ·课题来源及本文的主要内容 | 第17-19页 |
| 第二章 片上网络技术 | 第19-28页 |
| ·NoC基本概念 | 第19-20页 |
| ·NoC设计空间 | 第20-21页 |
| ·NoC拓扑结构 | 第21-24页 |
| ·路由方法 | 第24-25页 |
| ·交换技术 | 第25-26页 |
| ·NoC关键技术难点 | 第26-27页 |
| ·存储结构问题 | 第26-27页 |
| ·软件并行化问题 | 第27页 |
| ·功耗管理问题 | 第27页 |
| ·本章小结 | 第27-28页 |
| 第三章 基于H3MP-16多核处理器片上软件设计和优化 | 第28-39页 |
| ·H3MP-16多核处理器介绍 | 第28-34页 |
| ·演示系统功能 | 第28-29页 |
| ·H3MP-16系统硬件架构 | 第29-31页 |
| ·H3MP-16系统软件架构 | 第31-33页 |
| ·控制核上的软件 | 第31-32页 |
| ·运算核上的软件 | 第32-33页 |
| ·系统工作流程 | 第33-34页 |
| ·系统实时性要求 | 第34页 |
| ·Fade算法的设计 | 第34-35页 |
| ·Fade算法的优化 | 第35-38页 |
| ·汇编语言常用的优化方法 | 第35-36页 |
| ·Fade算法优化方法 | 第36-37页 |
| ·算法优化结果分析 | 第37-38页 |
| ·Fade算法在H3MP-16多核系统上的运行 | 第38页 |
| ·本章小结 | 第38-39页 |
| 第四章 深度包检测和模式匹配 | 第39-48页 |
| ·深度包检测技术介绍 | 第39-42页 |
| ·深度包检测概念 | 第39-40页 |
| ·深度包检测技术工作原理 | 第40-41页 |
| ·深度包检测中的关键技术 | 第41-42页 |
| ·字符串模式匹配算法分析 | 第42-46页 |
| ·单模匹配算法 | 第42-45页 |
| ·强行搜索算法 | 第42-43页 |
| ·KMP算法 | 第43-44页 |
| ·BM算法 | 第44-45页 |
| ·多模匹配算法—Aho-Corasick算法 | 第45-46页 |
| ·基于硬件实现的DPI技术 | 第46-47页 |
| ·本章小结 | 第47-48页 |
| 第五章 基于王永成算法的模式匹配硬件设计 | 第48-60页 |
| ·王永成算法 | 第48-50页 |
| ·硬件设计方案 | 第50-57页 |
| ·控制逻辑设计 | 第51-52页 |
| ·状态表和跳转表的设计 | 第52-54页 |
| ·工作流程 | 第54-55页 |
| ·设计方案的实现 | 第55-57页 |
| ·设计的功能验证 | 第57页 |
| ·加速模块与NoC多核处理器相结合的设想 | 第57-59页 |
| ·本章小结 | 第59-60页 |
| 第六章 总结和展望 | 第60-62页 |
| ·本文总结 | 第60-61页 |
| ·未来工作展望 | 第61-62页 |
| 参考文献 | 第62-65页 |
| 攻读硕士学位期间发表的论文 | 第65页 |
| 攻读硕士学位期间申请的专利 | 第65-66页 |
| 致谢 | 第66页 |