30路光电一体化端机的设计与研究
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 1 绪论 | 第7-15页 |
| ·引言 | 第7页 |
| ·光纤通信系统 | 第7-9页 |
| ·数字光纤通信系统 | 第8-9页 |
| ·模拟光纤通信系统 | 第9页 |
| ·FPGA简介 | 第9-13页 |
| ·开发软件QuartusⅡ简介 | 第10-11页 |
| ·Verilog-HDL硬件描述语言 | 第11-12页 |
| ·FPGA开发流程 | 第12-13页 |
| ·本文内容与章节安排 | 第13-15页 |
| 2 30路光电一体化端机总体设计方案与原理 | 第15-27页 |
| ·总体方案 | 第15-17页 |
| ·PCM编译码原理 | 第17页 |
| ·多路复用技术 | 第17-22页 |
| ·频分多路复用 | 第18页 |
| ·时分多路复用 | 第18-19页 |
| ·PCM时分多路通信系统的构成 | 第19-22页 |
| ·时分多路复用系统中的位同步 | 第19页 |
| ·时分多路复用中的帧同步 | 第19-21页 |
| ·帧同步中的保护电路 | 第21-22页 |
| ·线路编码 | 第22-25页 |
| ·扰码 | 第22-23页 |
| ·插入比特码 | 第23页 |
| ·mBnB码 | 第23-25页 |
| ·光收发模块 | 第25页 |
| ·本章小结 | 第25-27页 |
| 3 系统软件的设计与仿真 | 第27-49页 |
| ·FPGA对PCM编译码器的控制 | 第27-30页 |
| ·PCM编译码器TP3067系统工作原理 | 第27-28页 |
| ·FPGA控制TP3067的编解码模块仿真 | 第28-30页 |
| ·数字复用的设计与仿真 | 第30-35页 |
| ·复用电路 | 第30-35页 |
| ·帧同步信号的产生 | 第33页 |
| ·分频器仿真 | 第33-34页 |
| ·时序产生器仿真 | 第34-35页 |
| ·复用电路的总体仿真 | 第35页 |
| ·5B6B编译码仿真 | 第35-40页 |
| ·5B6B编码器 | 第35-37页 |
| ·5B6B码型译码器 | 第37-40页 |
| ·数字电路的解复用 | 第40-48页 |
| ·帧同步系统 | 第41-44页 |
| ·位同步系统 | 第44-45页 |
| ·解复用电路总体仿真 | 第45-47页 |
| ·串/并转换电路 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 4 硬件电路设计 | 第49-57页 |
| ·语音接口电路设计 | 第49-51页 |
| ·语音接口器件(PBL38710)介绍 | 第49-51页 |
| ·语音接口电路的硬件实现 | 第51页 |
| ·PCM编译码电路设计 | 第51-54页 |
| ·PCM编译码器(TP3067)介绍 | 第51-53页 |
| ·PCM编译码器硬件电路实现 | 第53-54页 |
| ·光收发模块的电路设计 | 第54-55页 |
| ·电平转换电路设计 | 第55-56页 |
| ·电源电路设计 | 第56页 |
| ·本章小结 | 第56-57页 |
| 5 电路调试 | 第57-65页 |
| ·顶层文件下载 | 第57-58页 |
| ·实验过程 | 第58-61页 |
| ·实验结果与分析 | 第61-64页 |
| ·本章小结 | 第64-65页 |
| 6 全文总结与展望 | 第65-67页 |
| ·全文总结 | 第65-66页 |
| ·展望 | 第66-67页 |
| 致谢 | 第67-69页 |
| 参考文献 | 第69-71页 |
| 攻读硕士学位期间发表论文 | 第71页 |