第1章 绪论 | 第1-14页 |
1.1 短波自适应通信和短波自适应电台 | 第9-10页 |
1.1.1 短波自适应通信 | 第9-10页 |
1.1.2 短波自适应电台 | 第10页 |
1.2 自动链路建立(ALE)技术 | 第10-11页 |
1.3 ALE技术的发展状况 | 第11-12页 |
1.4 课题背景和所作工作 | 第12-14页 |
第2章 ALE协议基础 | 第14-28页 |
2.1 信号波形 | 第14-15页 |
2.1.1 单音 | 第14页 |
2.1.2 定时 | 第14-15页 |
2.1.3 精度 | 第15页 |
2.2 信号结构 | 第15-18页 |
2.2.1 ALE字格式 | 第15-16页 |
2.2.2 ALE字类型 | 第16-18页 |
2.2.3 ALE字符 | 第18页 |
2.3 前向纠错(FEC) | 第18-23页 |
2.3.1 Golay编码 | 第18-20页 |
2.3.2 交织 | 第20页 |
2.3.3 冗余 | 第20页 |
2.3.4 ALE帧结构 | 第20-21页 |
2.3.5 ALE的地址结构 | 第21-23页 |
2.4 链路质量分析(LQA) | 第23-25页 |
2.4.1 比特误码率(BER) | 第23-24页 |
2.4.2 信纳德(SINAD) | 第24页 |
2.4.3 多径(MP) | 第24-25页 |
2.5 信道选择 | 第25页 |
2.6 单站工作 | 第25-26页 |
2.7 其它 | 第26-28页 |
第3章 ALE模块的关键技术及软件实现 | 第28-45页 |
3.1 调制解调 | 第28-32页 |
3.1.1 8FSK调制 | 第30页 |
3.1.2 8FSK解调 | 第30-32页 |
3.2 前向纠错子层 | 第32-39页 |
3.2.1 前向纠错技术 | 第32-36页 |
3.2.2 交织与去交织 | 第36-37页 |
3.2.3 冗余和大数判决 | 第37-39页 |
3.3 系统同步 | 第39-45页 |
3.3.1 位同步 | 第39页 |
3.3.2 字同步 | 第39-45页 |
第4章 ALE模块性能分析 | 第45-52页 |
4.1 8FSK解调性能分析 | 第45-48页 |
4.1.1 8FSK在无衰落信道中抗白噪声的性能 | 第46-47页 |
4.1.2 8FSK在瑞利慢衰落信道中抗白噪声的性能 | 第47-48页 |
4.2 前向纠错子层性能分析 | 第48-49页 |
4.3 同步技术性能分析 | 第49-50页 |
4.3.1 位同步性能分析 | 第49页 |
4.3.2 字同步性能分析 | 第49-50页 |
4.4 传输性能对链路建立概率的影响 | 第50-52页 |
第5章 ALE模块的DSP实现 | 第52-59页 |
5.1 DSP系统的设计 | 第52-53页 |
5.2 ALE模块DSP硬件设计 | 第53-54页 |
5.3 芯片介绍 | 第54-56页 |
5.3.1 DSP芯片 | 第54-55页 |
5.3.2 A/D芯片 | 第55页 |
5.3.3 FLASH芯片 | 第55-56页 |
5.3.4 CPLD芯片 | 第56页 |
5.4 硬件设计 | 第56-57页 |
5.5 系统测试 | 第57-59页 |
第6章 下一代ALE模块设计探讨 | 第59-67页 |
6.1 第三代自适应技术特点 | 第59页 |
6.2 第三代自适应技术简介 | 第59-65页 |
6.2.1 波形 | 第60-61页 |
6.2.2 连接管理 | 第61-63页 |
6.2.3 信道访问技术 | 第63-64页 |
6.2.4 2G-ALE与3G-ALE建链性能比较 | 第64-65页 |
6.3 下一代ALE模块设计思路 | 第65-67页 |
6.3.1 下一代ALE模块链路设计 | 第65页 |
6.3.2 下一代ALE模块通信流程设计 | 第65-67页 |
结束语 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-70页 |