首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--外部设备论文--接口装置、插件论文

FT-C55LP中多通道缓冲串行接口的设计与实现

摘要第1-10页
ABSTRACT第10-11页
第一章 绪论第11-15页
   ·课题研究的背景及意义第11-12页
   ·课题研究的主要内容及发展历程第12-14页
     ·主要内容第12-13页
     ·发展历程第13-14页
   ·本文的组织结构第14-15页
第二章 多通道串口系统架构第15-24页
   ·总体结构概述第15-16页
   ·多通道串口的总体设计方案第16-23页
     ·多通道串口的总体结构第16-17页
     ·多通道串口的接口定义第17-19页
     ·多通道串口的工作流程第19-20页
     ·寄存器定义和寻址方式的选择第20-23页
   ·多通道串口功能模块划分第23页
   ·本章小结第23-24页
第三章 多通道串口功能模块设计第24-67页
   ·发送模块设计第24-39页
     ·发送端数据通路的设计第24-25页
     ·发送端控制通路的设计第25-26页
     ·帧长和字长设计第26-29页
     ·压缩模块设计第29-33页
     ·发送多通道设计第33-39页
   ·接收模块设计第39-49页
     ·接收端数据通路的设计第39页
     ·接收端控制通路的设计第39-40页
     ·扩展模块设计第40-43页
     ·RJUST 模块设计第43-45页
     ·接收多通道设计第45-49页
   ·时钟和帧同步信号的产生第49-57页
     ·采样率产生器设计第49-52页
     ·可编程时钟和帧信号的产生第52-57页
   ·中断和事件信号的产生第57-59页
     ·中断信号的产生第57-58页
     ·事件信号的产生第58-59页
   ·SPI 协议第59-61页
   ·门控时钟的设计第61-62页
   ·FREE 和SOFT 仿真模式设计第62-63页
   ·异步信号的处理第63-66页
   ·本章小结第66-67页
第四章 多通道串口的功能验证与综合第67-82页
   ·功能验证的一般方法第67-69页
     ·功能验证的目的第67-68页
     ·功能验证的方法第68-69页
   ·测试平台的建立第69-70页
   ·主要功能的验证第70-77页
     ·数字环反馈(DLB)模式的验证第70-73页
     ·多通道模式的验证第73-75页
     ·时钟停止模式的验证第75-77页
   ·覆盖率分析第77-78页
   ·综合与优化第78-82页
     ·综合策略与结果分析第78-80页
     ·关键路径的优化第80-82页
第五章 结束语第82-83页
致谢第83-84页
参考文献第84-86页
作者在学期间取得的学术成果第86-87页
附录A 串行接口控制寄存器功能说明第87-92页

论文共92页,点击 下载论文
上一篇:FT-C55LP DSP译码控制单元设计与实现
下一篇:高性能DSP一级数据Cache控制器的设计与实现