基于FPGA的SATA2接口视频采集系统设计
| 目录 | 第1-7页 |
| CONTENTS | 第7-10页 |
| 摘要 | 第10-11页 |
| ABSTRACT | 第11-13页 |
| 符号说明 | 第13-15页 |
| 第一章 绪论 | 第15-19页 |
| ·数据传输接口介绍 | 第15-17页 |
| ·课题主要研究工作 | 第17-19页 |
| 第二章 SATA2控制器协议分析 | 第19-44页 |
| ·物理层协议分析 | 第20-24页 |
| ·带外数据处理 | 第22-24页 |
| ·链路层协议分析 | 第24-38页 |
| ·原语 | 第25-28页 |
| ·8b/10b编码技术 | 第28-32页 |
| ·8b/10b解码 | 第32-35页 |
| ·CRC编解码器 | 第35-37页 |
| ·扰码器/解扰器设计 | 第37-38页 |
| ·传输层协议分析 | 第38-43页 |
| ·常用的FIS类型 | 第39页 |
| ·典型传输流程设计 | 第39-43页 |
| ·应用层协议分析 | 第43页 |
| ·本章小结 | 第43-44页 |
| 第三章 DDR2 SDRAM控制器设计 | 第44-55页 |
| ·DDR2 SDRAM功能描述 | 第44-45页 |
| ·加电和初始化 | 第45-46页 |
| ·配置模式寄存器和扩展模式寄存器命令 | 第46-51页 |
| ·配置模式寄存器(MRS) | 第47-48页 |
| ·配置扩展模式寄存器一(ERM1) | 第48-49页 |
| ·配置扩展模式寄存器二(ERM2) | 第49-50页 |
| ·离线驱动(OCD)阻抗调整 | 第50-51页 |
| ·激活命令 | 第51页 |
| ·读写访问 | 第51-53页 |
| ·读操作 | 第52-53页 |
| ·写操作 | 第53页 |
| ·预充电操作 | 第53-54页 |
| ·刷新操作 | 第54页 |
| ·本章小结 | 第54-55页 |
| 第四章 系统设计与功能实现 | 第55-73页 |
| ·Virtex5系列FPGA概述 | 第55-59页 |
| ·xc5vlx50t特性提要 | 第56-57页 |
| ·FPGA开发流程 | 第57-58页 |
| ·开发工具ISE简介 | 第58-59页 |
| ·SATA2协议的FPGA实现 | 第59-64页 |
| ·RocketIO GTP模块使用 | 第59-61页 |
| ·传输层设计 | 第61-62页 |
| ·DMA控制器实现 | 第62-63页 |
| ·传输层数据通路实现 | 第63-64页 |
| ·DDR2 SDRAM协议的FPGA实现 | 第64-71页 |
| ·物理层实现 | 第64-65页 |
| ·写数据通路 | 第65-66页 |
| ·读数据通路 | 第66-69页 |
| ·控制器实现 | 第69-71页 |
| ·整体通路设计 | 第71-73页 |
| 第五章 系统仿真验证 | 第73-84页 |
| ·DDR2 SDRAM控制器仿真验证 | 第73-77页 |
| ·测试平台建立 | 第73-74页 |
| ·系统上电过程仿真 | 第74-75页 |
| ·读数据过程仿真 | 第75-76页 |
| ·写数据过程仿真 | 第76-77页 |
| ·SATA2控制器仿真验证 | 第77-84页 |
| ·输入信号设计 | 第77-80页 |
| ·SATA2底层模块仿真验证 | 第80-81页 |
| ·信号完整性分析 | 第81-84页 |
| 第六章 总结与展望 | 第84-85页 |
| 附录1 RocketIO GTP例化模板 | 第85-89页 |
| 附录2 SATA2协议控制器仿真脚本文件 | 第89-91页 |
| 参考文献 | 第91-95页 |
| 致谢 | 第95-96页 |
| 攻读学位期间发表的学术论文目录 | 第96-97页 |
| 学位论文评阅及答辩情况表 | 第97页 |