小型收发信机设计与实现
摘要 | 第3-4页 |
ABSTRACT | 第4-5页 |
第一章 绪论 | 第8-10页 |
1.1 课题背景和意义 | 第8-9页 |
1.2 论文的主要研究工作及内容安排 | 第9-10页 |
第二章 设备技术方案分析 | 第10-21页 |
2.1 系统总体技术指标要求 | 第10页 |
2.2 设备技术体制分析 | 第10-15页 |
2.2.1 TDD 通信 | 第10-13页 |
2.2.2 数字扩频通信 | 第13-15页 |
2.3 设备技术指标分析 | 第15-17页 |
2.3.1 符号速率 | 第15页 |
2.3.2 调制方式 | 第15-16页 |
2.3.3 发射功率 | 第16页 |
2.3.4 天线 | 第16-17页 |
2.4 通信链路分析 | 第17-20页 |
2.5 设备技术指标符合度 | 第20-21页 |
第三章 设备技术方案设计 | 第21-28页 |
3.1 设备技术指标要求 | 第21页 |
3.2 设备小型化分析 | 第21-23页 |
3.2.1 发射机 | 第22页 |
3.2.2 接收机 | 第22-23页 |
3.2.3 集成电路 | 第23页 |
3.2.4 无源器件 | 第23页 |
3.3 设备工作原理 | 第23-25页 |
3.4 设备组成 | 第25-26页 |
3.4.1 基带单元 | 第25-26页 |
3.4.2 射频单元 | 第26页 |
3.4.3 电源单元 | 第26页 |
3.5 设备结构 | 第26-28页 |
第四章 设备硬件设计与实现 | 第28-47页 |
4.1 基带单元硬件电路设计 | 第28-37页 |
4.1.1 FPGA | 第28-33页 |
4.1.2 ADC/DAC | 第33-36页 |
4.1.3 接口电路 | 第36-37页 |
4.2 射频单元硬件设计 | 第37-47页 |
4.2.1 IQ 调制器 | 第37-40页 |
4.2.2 射频本振 | 第40-43页 |
4.2.3 功放 | 第43页 |
4.2.4 LNA | 第43-44页 |
4.2.5 快速 AGC | 第44-47页 |
第五章 FPGA 软件算法设计与实现 | 第47-59页 |
5.1 数字信号处理软件的设计 | 第47-52页 |
5.1.1 软件分析 | 第47-48页 |
5.1.2 扩频解扩 | 第48-50页 |
5.1.3 差分编解码 | 第50页 |
5.1.4 数字下变频 | 第50-51页 |
5.1.5 位同步提取 | 第51-52页 |
5.2 时序处理软件的设计 | 第52-59页 |
5.2.1 软件分析 | 第52-53页 |
5.2.2 TDD 帧结构 | 第53-54页 |
5.2.3 HDLC 接收发送 | 第54-55页 |
5.2.4 遥测发送 | 第55-56页 |
5.2.5 RS 纠错编码 | 第56-57页 |
5.2.6 TDD 同步 | 第57-59页 |
第六章 测试结果 | 第59-63页 |
6.1 实物及测试设备 | 第59-60页 |
6.1.1 实物照片 | 第59页 |
6.1.2 测试设备 | 第59-60页 |
6.2 测试方法 | 第60-63页 |
6.2.1 接收灵敏度 | 第60页 |
6.2.2 发送功率 | 第60-61页 |
6.2.3 设备功耗 | 第61页 |
6.2.4 设备结构 | 第61页 |
6.2.5 测试结果 | 第61-63页 |
第七章 结束语 | 第63-64页 |
致谢 | 第64-66页 |
参考文献 | 第66-68页 |