摘要 | 第6-7页 |
Abstract | 第7-8页 |
第1章 绪论 | 第12-17页 |
1.1 研究背景与意义 | 第12-13页 |
1.2 国内外研究现状 | 第13-15页 |
1.3 研究内容及章节安排 | 第15-17页 |
1.3.1 研究内容 | 第15-16页 |
1.3.2 章节安排 | 第16-17页 |
第2章 基于SoC视频采集系统实现的关键技术 | 第17-30页 |
2.1 视频采集方案论证 | 第17-19页 |
2.1.1 视频采集方案的实现原则 | 第17页 |
2.1.2 系统设计方案论证 | 第17-19页 |
2.2 SoC芯片的应用分析 | 第19-24页 |
2.2.1 SoC芯片的特性 | 第19-21页 |
2.2.2 SoC芯片的应用现状及其关键技术 | 第21-22页 |
2.2.3 Intel SoC的特点及应用 | 第22-24页 |
2.3 视频信号的处理过程 | 第24-27页 |
2.3.1 图像传感器 | 第25页 |
2.3.2 扫描方式 | 第25-26页 |
2.3.3 电视制式 | 第26页 |
2.3.4 ITU-RBT.656标准 | 第26-27页 |
2.4 Qsys系统及其技术 | 第27-29页 |
2.5 AVStream驱动程序 | 第29页 |
2.6 本章小结 | 第29-30页 |
第3章 基于Intel SoC视频采集系统的总体设计 | 第30-42页 |
3.1 系统总体结构设计 | 第30-31页 |
3.2 系统硬件结构设计 | 第31-33页 |
3.2.1 EPCM-E505C-ESDC开发平台组成结构 | 第31-33页 |
3.2.2 系统硬件功能配置 | 第33页 |
3.3 系统软件结构设计 | 第33-35页 |
3.3.1 操作系统的选择 | 第34页 |
3.3.2 驱动程序结构设计 | 第34-35页 |
3.4 视频流处理流程 | 第35-40页 |
3.4.1 视频解码芯片 | 第36-37页 |
3.4.2 视频存储器 | 第37-38页 |
3.4.3 基于SoC的PCIe视频数据传输接口 | 第38-40页 |
3.5 系统工作原理 | 第40-41页 |
3.6 本章小结 | 第41-42页 |
第4章 基于Intel SoC的Qsys视频采集系统设计 | 第42-71页 |
4.1 Qsys系统及设计流程 | 第43-45页 |
4.1.1 Qsys系统概述 | 第43-44页 |
4.1.2 Qsys系统设计流程 | 第44-45页 |
4.2 Qsys视频采集系统设计与实现 | 第45-70页 |
4.2.1 I~2C接口模块的设计 | 第45-52页 |
4.2.2 视频数据提取模块的设计 | 第52-56页 |
4.2.3 异步FIFO模块的实现 | 第56-57页 |
4.2.4 视频采集控制模块的设计 | 第57-58页 |
4.2.5 视频存储控制模块的设计 | 第58-62页 |
4.2.6 PCIe接口的实现 | 第62-65页 |
4.2.7 DMA控制器的实现 | 第65-66页 |
4.2.8 Avalon总线与时钟桥 | 第66-69页 |
4.2.9 Qsys系统的定制 | 第69-70页 |
4.3 本章小结 | 第70-71页 |
第5章 基于AVStream视频采集驱动程序的实现 | 第71-81页 |
5.1 AVStream驱动程序的层次结构 | 第71-72页 |
5.2 WES7驱动程序的开发工具 | 第72-73页 |
5.3 AVStream微驱动程序关键部分的实现 | 第73-79页 |
5.3.1 微驱动的初始化 | 第74-76页 |
5.3.2 微驱动中重要分派例程 | 第76-77页 |
5.3.3 微驱动数据格式 | 第77-78页 |
5.3.4 微驱动DMA的实现 | 第78-79页 |
5.4 AVStream微驱动程序的编译和安装 | 第79-80页 |
5.5 本章小结 | 第80-81页 |
第6章 系统调试 | 第81-85页 |
6.1 FPGA验证 | 第81-82页 |
6.2 系统调试 | 第82-83页 |
6.3 系统调试结果 | 第83-84页 |
6.4 本章小结 | 第84-85页 |
结论与展望 | 第85-86页 |
致谢 | 第86-87页 |
参考文献 | 第87-91页 |
攻读硕士学位期间发表的论文及科研成果 | 第91页 |