低功耗片上网络拓扑结构的研究
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
目录 | 第7-10页 |
CONTENTS | 第10-13页 |
第一章 绪论 | 第13-19页 |
1.1 研究背景 | 第13-16页 |
1.1.1 集成电路产业现状 | 第13-15页 |
1.1.2 片上网络 | 第15-16页 |
1.2 NoC研究的现状 | 第16-18页 |
1.2.1 国外研究现状 | 第16-17页 |
1.2.2 国内研究现状 | 第17-18页 |
1.3 本文研究内容和主要创新点 | 第18-19页 |
第二章 片上网络概述 | 第19-33页 |
2.1 片上网络方法学 | 第19-21页 |
2.1.1 相关概念 | 第19-20页 |
2.1.2 通信方式的演变 | 第20-21页 |
2.2 片上网络研发过程 | 第21-23页 |
2.3 片上网络相关要点 | 第23-31页 |
2.3.1 拓扑结构 | 第23-27页 |
2.3.2 交换技术与路由算法 | 第27-29页 |
2.3.3 流量控制 | 第29页 |
2.3.4 路由协议 | 第29-31页 |
2.4 NoC性能评价因素 | 第31页 |
2.5 本章小结 | 第31-33页 |
第三章 片上网络功耗分析 | 第33-53页 |
3.1 物理层功耗来源及分析 | 第33-37页 |
3.1.1 静态功耗 | 第34-35页 |
3.1.2 动态功耗 | 第35-37页 |
3.2 NoC功耗分析 | 第37-42页 |
3.2.1 NoC功耗比例 | 第37-38页 |
3.2.2 交换技术 | 第38-42页 |
3.2.3 几种交换方式的功耗分析 | 第42页 |
3.3 片上网络低功耗技术 | 第42-48页 |
3.3.1 动态电压调整 | 第42-43页 |
3.3.2 低功耗的时钟 | 第43-44页 |
3.3.3 高基路由 | 第44-46页 |
3.3.4 低功耗映射算法 | 第46-48页 |
3.4 拓扑结构与功耗 | 第48-51页 |
3.4.1 NoC路由拓扑基本相关概念 | 第48-49页 |
3.4.2 NoC拓扑结构分类 | 第49-51页 |
3.4.3 拓扑结构对功耗的影响 | 第51页 |
3.5 本章小结 | 第51-53页 |
第四章 低功耗的拓扑结构 | 第53-63页 |
4.1 常用的拓扑结构介绍及功耗分析 | 第53-57页 |
4.2 一种低功耗拓扑结构 | 第57-61页 |
4.2.1 改进型拓扑结构 | 第58-60页 |
4.2.2 低功耗拓扑结构的扩展 | 第60-61页 |
4.3 定性分析 | 第61-62页 |
4.4 本章小结 | 第62-63页 |
第五章 模拟仿真 | 第63-66页 |
5.1 仿真环境及原理介绍 | 第63页 |
5.2 仿真程序仿真算法描述 | 第63-64页 |
5.2.1 仿真算法的具体描述 | 第63-64页 |
5.2.2 仿真程序的算法相关内容的介绍 | 第64页 |
5.3 仿真结果及分析 | 第64-65页 |
5.4 本章小结 | 第65-66页 |
结论 | 第66-67页 |
参考文献 | 第67-70页 |
攻读学位期间发表的论文 | 第70-72页 |
致谢 | 第72页 |