基于GPS授时同步技术的小型SOE系统的研究
| 摘要 | 第3-5页 |
| ABSTRACT | 第5-6页 |
| 第一章 绪论 | 第9-13页 |
| 1.1 课题研究的背景与意义 | 第9页 |
| 1.2 国内外发展现状 | 第9-12页 |
| 1.2.1 授时同步发展现状 | 第9-11页 |
| 1.2.2 SOE 系统的发展现状 | 第11-12页 |
| 1.3 本文的主要工作 | 第12-13页 |
| 第二章 SOE 系统总体设计方案 | 第13-17页 |
| 2.1 SOE 系统指标分析 | 第13页 |
| 2.2 系统可行性分析 | 第13-15页 |
| 2.3 系统的设计思路 | 第15-16页 |
| 2.4 本章小结 | 第16-17页 |
| 第三章 GPS 授时同步技术的研究 | 第17-27页 |
| 3.1 GPS 系统组成 | 第17-19页 |
| 3.2 卫星信号 | 第19-20页 |
| 3.3 GPS 授时同步原理 | 第20-25页 |
| 3.3.1 精确时间信号的获得 | 第20-22页 |
| 3.3.2 同步时钟利用方式 | 第22-25页 |
| 3.4 授时方案选择 | 第25-26页 |
| 3.5 本章小结 | 第26-27页 |
| 第四章 系统硬件设计 | 第27-41页 |
| 4.1 授时同步部分 | 第27-37页 |
| 4.1.1 GPS 天线 | 第28-29页 |
| 4.1.2 GPS 板卡 | 第29-30页 |
| 4.1.3 GPS 板卡接口电路 | 第30-32页 |
| 4.1.4 主控器及其外围电路 | 第32-33页 |
| 4.1.5 稳压电路 | 第33-34页 |
| 4.1.6 备用时钟 | 第34-35页 |
| 4.1.7 串行通信接口 | 第35-36页 |
| 4.1.8 看门狗电路 | 第36-37页 |
| 4.2 开关信号采集部分 | 第37-38页 |
| 4.2.1 开关信号输入电路 | 第37-38页 |
| 4.2.2 外部存储器 | 第38页 |
| 4.3 上位机部分 | 第38-39页 |
| 4.4 PCB 设计注意事项 | 第39-40页 |
| 4.5 本章小结 | 第40-41页 |
| 第五章 系统软件设计 | 第41-53页 |
| 5.1 GPS 板卡的配置 | 第41-42页 |
| 5.2 GPS 数据解析 | 第42-43页 |
| 5.3 单片机定时器授时 | 第43-44页 |
| 5.4 备用 DS3232M 时钟 | 第44-45页 |
| 5.5 外部存储器 | 第45-46页 |
| 5.6 开关信号采集 | 第46-47页 |
| 5.7 串口通信 | 第47-51页 |
| 5.7.1 通信协议设计 | 第48-49页 |
| 5.7.2 双机通信 | 第49-50页 |
| 5.7.3 单片机与上位机通信 | 第50-51页 |
| 5.8 上位机设计 | 第51-52页 |
| 5.9 本章小结 | 第52-53页 |
| 第六章 实验结果及分析 | 第53-55页 |
| 第七章 总结与展望 | 第55-57页 |
| 参考文献 | 第57-61页 |
| 致谢 | 第61-63页 |
| 硕士期间发表论文 | 第63页 |