实时超高清HEVC视频编码器关键模块设计
致谢 | 第4-5页 |
摘要 | 第5-6页 |
Abstract | 第6-7页 |
目录 | 第8-10页 |
图目录 | 第10-12页 |
表目录 | 第12-13页 |
1 绪论 | 第13-25页 |
1.1 视频编码技术的研究背景、意义和基本原理 | 第13-16页 |
1.1.1. 视频编码技术的研究背景和意义 | 第13-14页 |
1.1.2. 视频编码技术的基本原理 | 第14-16页 |
1.2 视频编码标准化进程与HEVC标准分析 | 第16-21页 |
1.2.1. 视频编码标准化进程 | 第16-17页 |
1.2.2. HEVC视频编码标准分析 | 第17-21页 |
1.3 视频编码实现方案介绍 | 第21-23页 |
1.3.1. 常用视频编码实现方案及比较 | 第21-22页 |
1.3.2. 视频编码硬件设计与并行处理技术 | 第22-23页 |
1.4 本文的主要内容及安排 | 第23-25页 |
2 HEVC整像素运动估计模块设计 | 第25-49页 |
2.1 运动估计技术研究背景 | 第25-29页 |
2.1.1. 运动估计技术简介 | 第25-26页 |
2.1.2. 经典的搜索算法 | 第26-29页 |
2.2 HEVC的整像素运动估计 | 第29-34页 |
2.2.1. 巨大的处理能力需求 | 第29-31页 |
2.2.2. 数据依赖对处理能力的限制 | 第31-33页 |
2.2.3. 研究现状 | 第33-34页 |
2.3 向硬件实现的设计方案 | 第34-39页 |
2.3.1. 对PU尺寸的取舍 | 第34-35页 |
2.3.2. 共享搜索中心 | 第35-37页 |
2.3.3. 合并计算匹配代价 | 第37-39页 |
2.4 并行聚集树搜索算法设计 | 第39-46页 |
2.4.1. 运动矢量的分布特性 | 第39-40页 |
2.4.2. 算法流程与搜索过程共享 | 第40-44页 |
2.4.3. 算法性能分析 | 第44-46页 |
2.5 设计实现与结果比较 | 第46-48页 |
2.6 本章小结 | 第48-49页 |
3 HEVC分像素运动估计模块设计 | 第49-65页 |
3.1 分像素运动估计技术研究背景 | 第49-51页 |
3.1.1. HEVC的分像素运动估计技术 | 第49-51页 |
3.1.2. 研究现状 | 第51页 |
3.2 总体设计方案 | 第51-52页 |
3.3 在不同搜索位置间共享插值结果 | 第52-57页 |
3.3.1. 分像素精度搜索 | 第52-54页 |
3.3.2. 插值结果共享 | 第54-57页 |
3.4 无数据冲突的连续处理过程 | 第57-60页 |
3.4.1. 插值计算中的数据依赖关系 | 第57页 |
3.4.2. 处理顺序设计 | 第57-60页 |
3.5 插值滤波器结构优化 | 第60-62页 |
3.6 实现结果 | 第62-63页 |
3.7 本章小结 | 第63-65页 |
4 HEVC去块效应滤波模块设计 | 第65-83页 |
4.1 去块效应滤波技术研究背景 | 第65-71页 |
4.1.1. 去块效应滤波技术简介 | 第65-66页 |
4.1.2. HEVC的去块效应滤波算法 | 第66-70页 |
4.1.3. 研究现状 | 第70-71页 |
4.2 混合流水线结构设计 | 第71-75页 |
4.2.1. 基于半边界和基于子边界的流水线 | 第72-73页 |
4.2.2. 混合流水线结构 | 第73-75页 |
4.3 处理单元组织与滤波顺序设计 | 第75-77页 |
4.3.1. 与滤波边界交错的处理单元组织 | 第75-76页 |
4.3.2. 滤波顺序设计 | 第76-77页 |
4.4 实现结果与比较分析 | 第77-79页 |
4.5 基于可编程片上系统的模块验证 | 第79-82页 |
4.6 本章小结 | 第82-83页 |
5 总结与展望 | 第83-85页 |
6 参考文献 | 第85-89页 |
作者在攻读硕士学位期间的科研成果与科研工作 | 第89页 |