| 摘要 | 第1-4页 |
| Abstract | 第4-9页 |
| 1 绪论 | 第9-11页 |
| ·内存的发展 | 第9页 |
| ·DDRIISDRAM 控制器研究目与意义 | 第9-10页 |
| ·本文完成的工作及解决的问题 | 第10页 |
| ·章节安排 | 第10-11页 |
| 2 DDRII SDRAM 介绍 | 第11-18页 |
| ·SDRAM、DDR SDRAM、DDRII SDRAM 比较 | 第11-17页 |
| ·SDRAM 特点介绍 | 第11-14页 |
| ·DDR SORAM 特点介绍 | 第14-15页 |
| ·DDRII SDRAM 特点介绍 | 第15-16页 |
| ·DDRII SDRAM 与 DDR SDRAM 对比 | 第16-17页 |
| ·未来的发展趋势 | 第17-18页 |
| 3 DDRII SDRAM 控制器介绍 | 第18-29页 |
| ·DDRIISDRAM 控制器功能简介 | 第18-25页 |
| ·DDRII SDRAM 控制器的发展现状 | 第25-27页 |
| ·DDRIISDRAM 控制器设计要求 | 第27-29页 |
| 4 DDRII SDRAM 控制器设计实现 | 第29-54页 |
| ·整体架构 | 第29-32页 |
| ·时钟控制模块 | 第32-33页 |
| ·初始化控制模块 | 第33-37页 |
| ·自刷新控制模块 | 第37页 |
| ·功耗管理模块 | 第37-38页 |
| ·地址、命令缓存模块 | 第38-40页 |
| ·移位寄存器控制模块 | 第40-48页 |
| ·命令生成模块 | 第48页 |
| ·DQS、DQ控制模块 | 第48-51页 |
| ·Timing分析 | 第51-54页 |
| 5 综合与时序优化 | 第54-61页 |
| ·综合报告 | 第54-57页 |
| ·资源的使用情况分析 | 第57页 |
| ·关键路径分析 | 第57-59页 |
| ·时序优化 | 第59-61页 |
| 6 验证与仿真 | 第61-67页 |
| ·仿真环境验证 | 第61页 |
| ·FPGA测试 | 第61-63页 |
| ·Manufacture测试 | 第63页 |
| ·CAB测试 | 第63-64页 |
| ·BIST测试 | 第64-67页 |
| 7 应用实现与系统分析 | 第67-70页 |
| 总结与展望 | 第70-71页 |
| 参考文献 | 第71-73页 |
| 致谢 | 第73页 |