声波测井仪器测试系统的实现
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 引言 | 第8-11页 |
·声波测井概述 | 第8-9页 |
·国内外声波测井技术动态 | 第9页 |
·课题设计任务 | 第9-11页 |
第二章 声波测井仪器测试系统的设计方案 | 第11-23页 |
·声波测井仪器的工作原理 | 第11-12页 |
·测试系统的总体设计方案 | 第12-15页 |
·声系仿真模块的设计方案 | 第15-18页 |
·EDIB总线测试模块的设计方案 | 第18-22页 |
·EDIB总线简介 | 第18-20页 |
·设计方案选择 | 第20-22页 |
·本章小结 | 第22-23页 |
第三章 声系仿真模块的具体实现 | 第23-45页 |
·声系仿真模块的工作原理 | 第23-24页 |
·控制单元 | 第24-33页 |
·控制单元电路设计 | 第25-27页 |
·控制单元程序设计 | 第27-33页 |
·串口通讯 | 第28-30页 |
·DSP与FPGA通讯 | 第30-31页 |
·输出100K同步串行信号 | 第31-33页 |
·FPGA逻辑译码单元 | 第33-41页 |
·FPGA逻辑译码单元电路设计 | 第33-34页 |
·FPGA逻辑译码单元程序设计 | 第34-41页 |
·100K同步串行信号译码 | 第34-37页 |
·D/A转换控制信号的译码 | 第37-41页 |
·声波信号输出通道选择的译码 | 第41页 |
·声波信号输出单元 | 第41-43页 |
·超声波信号输出单元 | 第43-44页 |
·本章小结 | 第44-45页 |
第四章 EDIB总线测试模块的具体实现 | 第45-67页 |
·EDIB总线测试模块的工作原理 | 第45-47页 |
·控制单元 | 第47-52页 |
·控制单元电路设计 | 第48页 |
·控制单元程序设计 | 第48-52页 |
·编码状态时控制单元程序设计 | 第50-51页 |
·解码状态时控制单元程序设计 | 第51-52页 |
·FPGA曼切斯特码转换控制单元 | 第52-60页 |
·FPGA曼切斯特码转换控制单元电路设计 | 第53页 |
·FPGA曼切斯特码转换控制单元程序设计 | 第53-60页 |
·寄存器读写 | 第54-56页 |
·M2编解码通道读写信号 | 第56-59页 |
·M5/M7解码通道读写信号 | 第59-60页 |
·M2编解码通道 | 第60-64页 |
·总线收发器电路 | 第62页 |
·M2通道编解码芯片 | 第62-63页 |
·编解码数据处理电路 | 第63-64页 |
·M5/ M7解码通道 | 第64-65页 |
·USB接口单元 | 第65-66页 |
·本章小结 | 第66-67页 |
第五章 系统调试 | 第67-72页 |
·声系仿真模块系的调试 | 第67-69页 |
·声系仿真板的调试过程 | 第67-68页 |
·声系仿真板的调试结果 | 第68-69页 |
·EDIB总线测试板的调试 | 第69-70页 |
·EDIB总线测试板的调试过程 | 第69-70页 |
·EDIB总线测试板的调试结果 | 第70页 |
·调试中遇到的问题及其解决方法 | 第70-72页 |
第六章 总结 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-75页 |
攻读硕士期间取得的研究成果 | 第75页 |