第一章 绪论 | 第1-17页 |
·嵌入式系统技术及应用 | 第9-13页 |
·嵌入式系统定义及发展 | 第9-10页 |
·嵌入式系统工业特点及要求 | 第10-11页 |
·嵌入式处理器介绍 | 第11-13页 |
·嵌入式微处理器 | 第11页 |
·嵌入式微控制器 | 第11-13页 |
·DSP技术及发展(实时系统—硬实时系统和软实时系统) | 第13-14页 |
·本课题研究的意义和内容 | 第14页 |
·论文主要研究内容如下 | 第14-15页 |
·高速 DSP板卡的设计与开发 | 第14-15页 |
·CRC循环冗余校验算法在 DSP平台上的应用研究 | 第15页 |
·论文采取的研究方法 | 第15页 |
·论文各章节简介 | 第15-17页 |
第二章 项目背景及系统结构介绍 | 第17-20页 |
·项目背景 | 第17-18页 |
·系统的功能和基本原理 | 第18-20页 |
第三章 DSP系统总体结构及关键技术 | 第20-30页 |
·几种数字信号处理的实现方案的比较 | 第20-21页 |
·高速数据处理解决方案 | 第21页 |
·DSP芯片的选择 | 第21-22页 |
·TMS320C54xx系列共性介绍 | 第22-24页 |
·总线结构 | 第23页 |
·中央处理单元(CPU) | 第23-24页 |
·TMS320VC5409A特性介绍 | 第24-29页 |
·存储器 | 第24-26页 |
·片内外设 | 第26-28页 |
·VC5409A的程序存储器寻址 | 第28-29页 |
·流水线操作 | 第29页 |
本章小结 | 第29-30页 |
第四章 硬件的实施方案 | 第30-37页 |
·系统总体方案设计 | 第30页 |
·解码板(高速数据采集解决方案) | 第30-36页 |
·电源设计(3V和1.8V内核电压)、局部原理图 | 第30-31页 |
·复位电路 | 第31-32页 |
·时钟电路设计 | 第32页 |
·存储器设计 | 第32-33页 |
·JTAG仿真口的连接 | 第33页 |
·通讯接口扩展及数据传输过程 | 第33-36页 |
·串口扩展 | 第34-36页 |
·数据的传输 | 第36页 |
本章小结 | 第36-37页 |
第五章 CPLD及其在高速 DSP系统中的应用 | 第37-46页 |
·CPLD技术 | 第37页 |
·CPLD的选型 | 第37-39页 |
·集成开发环境 MAX+PLUS II | 第39-41页 |
·CPLD功能的实现 | 第41-45页 |
·主控逻辑的实现 | 第42-45页 |
本章小结 | 第45-46页 |
第六章 软件设计 | 第46-60页 |
·嵌入式软件的特点 | 第46-47页 |
·DSP软件编写 | 第47-49页 |
·DSP软件开发过程 | 第47-48页 |
·DSP软件开发工具简介 | 第48-49页 |
·DSP嵌入式系统软件功能设计 | 第49-59页 |
·CRC算法的实现 | 第50-55页 |
·CRC算法介绍 | 第50-51页 |
·按位计算 CRC | 第51-52页 |
·按字节计算 CRC | 第52-53页 |
·CRC算法在 DSP系统上的实现 | 第53-55页 |
·BOOTLOADER程序设计 | 第55-59页 |
本章小结 | 第59-60页 |
第七章 总结与展望 | 第60-62页 |
·论文完成的工作 | 第60页 |
·对进一步工作的展望 | 第60-62页 |
参考文献 | 第62-64页 |
缩略语词汇表 | 第64-65页 |
致谢 | 第65页 |