基于ATM的多路信号同步采集传输系统——桥接子系统软件设计和实现
摘要 | 第1-3页 |
ABSTRACT | 第3-5页 |
目录 | 第5-8页 |
第一章 绪论 | 第8-19页 |
1.1 课题的提出 | 第8-10页 |
1.2 国内外现状 | 第10-12页 |
1.3 相关技术的发展现状 | 第12-16页 |
1.3.1 嵌入式系统现状 | 第12-14页 |
1.3.2 ATM通信技术现状 | 第14-16页 |
1.4 课题的内容和目标 | 第16-19页 |
第二章 嵌入式系统和ATM异步传输技术 | 第19-42页 |
2.1 嵌入式系统 | 第19-32页 |
2.1.1 嵌入式系统历史与现状 | 第19-20页 |
2.1.2 嵌入式系统特点 | 第20-22页 |
2.1.3 嵌入式处理器 | 第22-28页 |
2.1.4 嵌入式操作系统 | 第28-32页 |
2.2 ATM异步传输技术 | 第32-42页 |
2.2.1 ATM基本概念 | 第32-34页 |
2.2.2 ATM的层次模型 | 第34-37页 |
2.2.3 ATM的业务类型 | 第37-39页 |
2.2.4 ATM的服务质量 | 第39-40页 |
2.2.5 ATM的应用和发展 | 第40-42页 |
第三章 多路信号同步采集系统总体结构 | 第42-45页 |
3.1 系统整体结构 | 第42-43页 |
3.2 系统工作方式 | 第43-45页 |
3.2.1 信号处理机主控方式 | 第43-44页 |
3.2.2 PC机主控方式 | 第44-45页 |
第四章 桥接子系统总体设计 | 第45-58页 |
4.1 桥接子系统硬件总体设计 | 第45-46页 |
4.2 桥接子系统软件总体设计 | 第46-58页 |
4.2.1 子系统外部接口设计 | 第46-51页 |
4.2.2 子系统模块划分 | 第51-52页 |
4.2.3 模块间接口设计 | 第52-58页 |
第五章 桥接子系统软件实现 | 第58-75页 |
5.1 重要数据结构 | 第58-59页 |
5.2 主要处理流程 | 第59-71页 |
5.2.1 主线程流程 | 第59-66页 |
5.2.2 命令交互流程 | 第66-69页 |
5.2.3 数据接收流程 | 第69页 |
5.2.4 定时器处理流程 | 第69-70页 |
5.2.5 数据整理流程 | 第70-71页 |
5.3 线程模型和线程同步机制 | 第71-75页 |
5.3.1 线程功能描述和任务分配 | 第72页 |
5.3.2 线程间同步 | 第72-75页 |
第六章 桥接子系统软件优化 | 第75-95页 |
6.1 桥接子系统功能的扩展 | 第75-78页 |
6.1.1 双路数据上传的实现 | 第75-76页 |
6.1.2 对采集模块数量的自适应 | 第76-78页 |
6.2 桥接子系统性能的优化 | 第78-87页 |
6.2.1 数据整理方式对性能的影响 | 第78-82页 |
6.2.2 数据整理和并口发送的整合 | 第82-83页 |
6.2.3 超时通道数据填充的修改 | 第83-87页 |
6.3 桥接子系统可靠性的提高 | 第87-95页 |
6.3.1 网口和并口发送顺序的调整 | 第87-89页 |
6.3.2 双重整理触发模式的变更 | 第89-91页 |
6.3.3 整理中对混乱节拍的过滤 | 第91-95页 |
第七章 系统测试 | 第95-100页 |
7.1 前期测试 | 第95-99页 |
7.2 后期测试及验收 | 第99-100页 |
第八章 结论和展望 | 第100-103页 |
8.1 结论 | 第100-102页 |
8.2 展望 | 第102-103页 |
参考文献 | 第103-108页 |
致谢 | 第108页 |