第一章 绪论 | 第1-18页 |
1.1 网络信息安全的重要性及加密技术的应用 | 第11-15页 |
1.1.1 公开加密密钥体系 | 第12-14页 |
1.1.2 加密算法硬件实现意义 | 第14-15页 |
1.2 论文意义 | 第15-16页 |
1.3 课题工作内容 | 第16-18页 |
第二章 芯片系统的总体结构 | 第18-25页 |
2.1 芯片系统的总体结构划分 | 第18-20页 |
2.2 芯片存储器EEPROM的特性 | 第20-22页 |
2.3 锁相环的工作原理 | 第22-25页 |
第三章 RSA算法的硬件实现方法 | 第25-34页 |
3.1 RSA算法概述 | 第25-27页 |
3.2 RSA算法的实现 | 第27-34页 |
3.2.1 确定n、d、e三个密钥 | 第27-30页 |
3.2.2 加密/解密算法的实现 | 第30-34页 |
第四章 RSA算法模块的软核设计 | 第34-60页 |
4.1 RSA模块外部管脚示意图 | 第34页 |
4.2 RSA模块外部管脚功能说明 | 第34-35页 |
4.3 RSA模块数据流系统结构 | 第35-37页 |
4.4 RSA模块内部功能模块介绍 | 第37-56页 |
4.4.1 U0(Tri_counter)模块 | 第37-40页 |
4.4.2 U1(In8_out8)模块 | 第40-43页 |
4.4.3 U2(Clock_divi)模块 | 第43-45页 |
4.4.4 U3(Addres)模块 | 第45页 |
4.4.5 内部存储器ram模块 | 第45-46页 |
4.4.6 U6(Contrl_signal)模块 | 第46-47页 |
4.4.7 U9(Arith)模块 | 第47-53页 |
4.4.7.1 Wallace Tree乘法器的设计 | 第48-53页 |
4.4.8 试商模块 | 第53-56页 |
4.5 RSA模块仿真测试平台的建立 | 第56-60页 |
第五章 IIC模块的软核设计 | 第60-76页 |
5.1 IIC总线的基本概念 | 第60页 |
5.2 IIC总线协议介绍 | 第60-61页 |
5.3 IIC模块的系统结构 | 第61-63页 |
5.4 IIC模块的顶层模块的设计 | 第63-65页 |
5.5 pluse功能模块的设计 | 第65-67页 |
5.6 sp功能模块的设计 | 第67-68页 |
5.7 ctrl功能模块的设计 | 第68-71页 |
5.8 shifter功能模块的设计 | 第71页 |
5.9 rwctrl功能模块的设计 | 第71-76页 |
第六章 总结 | 第76-77页 |
参考文献 | 第77-79页 |
附录: RSA算法的C~(++)源程序 | 第79-92页 |