基于QDRⅡ的存储技术在DSO中的应用
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 引言 | 第8-12页 |
| ·数字存储示波器概述 | 第8-9页 |
| ·课题来源及意义 | 第9-11页 |
| ·课题任务 | 第11-12页 |
| 第二章 系统方案设计 | 第12-28页 |
| ·采样存储系统的任务需求分析 | 第12页 |
| ·系统总体设计方案 | 第12-15页 |
| ·存储模块的设计方案 | 第15-26页 |
| ·存储器的选择 | 第15-18页 |
| ·QDRII 存储模块总体设计 | 第18-19页 |
| ·QDRII SRAM 简介 | 第19-20页 |
| ·CY7C1315BV18 芯片介绍 | 第20-21页 |
| ·QDRII SRAM 的时钟策略 | 第21-23页 |
| ·QDRII SRAM 的突发模式选择 | 第23-26页 |
| ·FPGA 选型及特点 | 第26-28页 |
| ·FPGA 选型 | 第26页 |
| ·Virtex-5 针对存储器的接口设计功能 | 第26-28页 |
| 第三章 QDRII 存储模块的设计 | 第28-48页 |
| ·QDRII 存储模块的总体设计 | 第28-29页 |
| ·时钟产生模块设计 | 第29-34页 |
| ·DCM 时钟设计 | 第29-31页 |
| ·时钟约束 | 第31-32页 |
| ·跨时钟域信号处理 | 第32-34页 |
| ·用户接口模块设计 | 第34-37页 |
| ·用户接口模块中FIFO 的设计 | 第34-35页 |
| ·用户接口读写操作 | 第35-37页 |
| ·读/写状态机子模块设计 | 第37-39页 |
| ·物理接口模块设计 | 第39-45页 |
| ·QDRII 时钟控制 | 第39-41页 |
| ·地址与控制信号通路控制 | 第41页 |
| ·写数据通路控制 | 第41-43页 |
| ·读数据通路控制 | 第43-45页 |
| ·QDRII SRAM 存储模块的逻辑功能验证 | 第45-48页 |
| 第四章 QDRII 存储模块的系统应用 | 第48-58页 |
| ·长存储的实现 | 第48-54页 |
| ·数据缓存控制电路设计 | 第49页 |
| ·触发电路设计 | 第49-52页 |
| ·DSP 控制设计 | 第52-53页 |
| ·高速计数器的设计 | 第53-54页 |
| ·长存储下的波形处理与快速响应 | 第54-58页 |
| ·波形处理与快速响应 | 第55-57页 |
| ·特征值检测模块设计 | 第57-58页 |
| 第五章 系统的板级设计 | 第58-66页 |
| ·信号完整性分析 | 第58-60页 |
| ·信号延迟 | 第58页 |
| ·信号反射 | 第58-59页 |
| ·串扰 | 第59页 |
| ·同步开关噪声 | 第59-60页 |
| ·电磁干扰 | 第60页 |
| ·硬件电路的布线设计 | 第60-63页 |
| ·LVDS 差分信号的布线 | 第61-62页 |
| ·QDRII 信号线布线 | 第62-63页 |
| ·DCI 功能测试 | 第63-66页 |
| ·DCI 级联 | 第64页 |
| ·DCI 功能实现 | 第64-66页 |
| 第六章 系统的验证与调试 | 第66-71页 |
| ·硬件调试 | 第66-67页 |
| ·逻辑功能的调试 | 第67-69页 |
| ·调试问题与解决方法 | 第69-71页 |
| 结束语 | 第71-72页 |
| 致谢 | 第72-73页 |
| 参考文献 | 第73-75页 |
| 个人简历及研究成果 | 第75-76页 |