基于MVB网络的磁悬浮列车速度信息采集传输系统设计
致谢 | 第1-5页 |
摘要 | 第5-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-13页 |
§1.1 引言 | 第9页 |
§1.2 磁浮列车的基本原理以及发展状况 | 第9-10页 |
§1.3 我国磁浮的研究状况 | 第10-11页 |
§1.4 问题的提出 | 第11-12页 |
§1.5 论文的主要工作 | 第12-13页 |
第二章 磁浮列车测速技术与MVB列车网络 | 第13-21页 |
§2.1 磁浮列车测速技术 | 第13-16页 |
§2.1.1 概述 | 第13页 |
§2.1.2 测速原理综述 | 第13-16页 |
§2.2 MVB多功能列车通信总线 | 第16-20页 |
§2.2.1 MVB物理层 | 第16-18页 |
§2.2.2 MVB链路层 | 第18-19页 |
§2.2.3 MVB通信过程 | 第19-20页 |
§2.3 小结 | 第20-21页 |
第三章 基于齿槽传感器的无接触式测速 | 第21-35页 |
§3.1 传感器的研制 | 第21-26页 |
§3.1.1 电感传感器选择以及工作原理 | 第21-25页 |
§3.1.2 传感器激励源频率的选择 | 第25-26页 |
§3.2 信号处理的实现 | 第26-33页 |
§3.2.1 模拟电路设计 | 第26-31页 |
§3.2.2 数字电路设计 | 第31-33页 |
§3.3 小结 | 第33-35页 |
第四章 MVB网络底层控制芯片设计 | 第35-58页 |
§4.1 MVB底层控制芯片硬件设计 | 第36-51页 |
§4.1.1 接收模块 | 第37-43页 |
§4.1.2 发送模块 | 第43-48页 |
§4.1.3 超时检测单元 | 第48-49页 |
§4.1.4 定时器 | 第49页 |
§4.1.5 NIOS Ⅱ CPU | 第49-51页 |
§4.2 MVB底层控制芯片驱动设计 | 第51-57页 |
§4.3 小结 | 第57-58页 |
第五章 基于MVB总线的测速系统整体设计与监控 | 第58-64页 |
§5.1 基于MVB总线的磁浮测速系统 | 第58-61页 |
§5.1.1 测速系统与控制芯片通信方式 | 第58-59页 |
§5.1.2 系统测试平台及测试结果 | 第59-61页 |
§5.2 MVB网络监控 | 第61-63页 |
§5.3 小结 | 第63-64页 |
第六章 结束及展望 | 第64-65页 |
参考文献 | 第65-67页 |
附录Ⅰ 磁浮试验平台介绍 | 第67-69页 |
附录Ⅱ FPGA开发环境及综合的仿真图 | 第69-71页 |