基于FPGA的高速数据存储系统设计
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第10-16页 |
1.1 课题研究的背景与意义 | 第10页 |
1.2 国内外研究现状 | 第10-14页 |
1.2.1 存储介质 | 第10-12页 |
1.2.2 存储控制器 | 第12-14页 |
1.3 本论文的主要研究工作 | 第14-16页 |
第2章 存储系统总体方案设计 | 第16-22页 |
2.1 引言 | 第16页 |
2.2 系统指标要求分析 | 第16-17页 |
2.3 方案分析与比较 | 第17-20页 |
2.3.1 存储介质方案的选择与比较 | 第17-18页 |
2.3.2 FPGA的选择与比较 | 第18-19页 |
2.3.3 片外高速缓存的选择与比较 | 第19-20页 |
2.4 系统方案的确定 | 第20-21页 |
2.5 本章小结 | 第21-22页 |
第3章 存储系统板级硬件电路设计 | 第22-40页 |
3.1 引言 | 第22页 |
3.2 系统原理图设计 | 第22-28页 |
3.2.1 电源模块的分析与设计 | 第22-24页 |
3.2.2 Camera Link接口方案 | 第24页 |
3.2.3 SD总线接口方案 | 第24-26页 |
3.2.4 USB3.0设计方案 | 第26-27页 |
3.2.5 嵌入式高速存储系统原理 | 第27-28页 |
3.3 板级硬件电路的器件布局 | 第28-30页 |
3.4 PCB电路绘制及可靠性设计 | 第30-36页 |
3.4.1 多层PCB的层叠管理 | 第30-31页 |
3.4.2 PCB电源平面分割 | 第31-34页 |
3.4.3 电源器件的PCB布线 | 第34-35页 |
3.4.4 SDRAM的PCB布线 | 第35页 |
3.4.5 SD卡的PCB布线 | 第35页 |
3.4.6 USB3.0的布线 | 第35-36页 |
3.4.7 其他布线注意事项 | 第36页 |
3.5 PCB高速信号的板级仿真验证 | 第36-38页 |
3.6 本章小结 | 第38-40页 |
第4章 高速数据存储系统RTL设计 | 第40-62页 |
4.1 引言 | 第40页 |
4.2 系统总体架构 | 第40-41页 |
4.3 Camera Link控制器设计 | 第41-42页 |
4.4 SDRAM控制器的设计 | 第42-43页 |
4.5 VGA显示控制器的设计 | 第43-45页 |
4.6 SD卡控制器设计 | 第45-56页 |
4.6.1 SD命令传输与数据传输 | 第45-46页 |
4.6.2 单个SD卡控制器的设计 | 第46-54页 |
4.6.3 SD卡阵列控制器的设计 | 第54-56页 |
4.7 USB3.0传输控制器设计 | 第56-60页 |
4.7.1 固件程序编写 | 第57-58页 |
4.7.2 GPIF Ⅱ程序设计 | 第58页 |
4.7.3 Slave FIFO程序设计 | 第58-60页 |
4.8 本章小结 | 第60-62页 |
第5章 系统的联调与测试 | 第62-70页 |
5.1 引言 | 第62页 |
5.2 系统的硬件调试与检测 | 第62-63页 |
5.3 系统的软件调试与检测 | 第63-69页 |
5.4 本章小结 | 第69-70页 |
结论 | 第70-72页 |
参考文献 | 第72-76页 |
攻读硕士研究生期间发表的论文和取得的科研成果 | 第76-78页 |
致谢 | 第78页 |