谐波目标探测器信号处理单元设计
摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第7-10页 |
1.1 谐波雷达的背景及意义 | 第7-8页 |
1.2 国内外谐波雷达研究现状 | 第8-9页 |
1.3 本文工作 | 第9-10页 |
2 线性调频谐波探测器 | 第10-18页 |
2.1 谐波探测器原理 | 第10-12页 |
2.2 谐波探测器距离方程 | 第12-14页 |
2.3 金属结目标产生谐波机理 | 第14-16页 |
2.4 金属结目标物理模型 | 第16-17页 |
2.5 本章小结 | 第17-18页 |
3 信号处理单元硬件设计 | 第18-33页 |
3.1 谐波探测器总体方案 | 第18-21页 |
3.1.1 谐波发射机 | 第19页 |
3.1.2 谐波接收机 | 第19-20页 |
3.1.3 收发天线 | 第20-21页 |
3.2 谐波探测器设备 | 第21-22页 |
3.3 信号处理单元硬件设计 | 第22-31页 |
3.3.1 总体功能设计 | 第22-23页 |
3.3.2 ADC采样电路设计 | 第23-26页 |
3.3.3 DSP电路设计 | 第26-28页 |
3.3.4 FPGA电路设计 | 第28-29页 |
3.3.5 波形调制器设计 | 第29-31页 |
3.3.6 串口转换电路 | 第31页 |
3.4 本章小结 | 第31-33页 |
4 基于FPGA信号处理单元的程序设计 | 第33-54页 |
4.1 FPGA总体功能 | 第33-34页 |
4.2 系统时钟方案 | 第34-35页 |
4.3 调制波形参数控制信号 | 第35-39页 |
4.4 ADC时钟和数据采样 | 第39-40页 |
4.5 DRAM读写控制 | 第40页 |
4.6 FFT方案 | 第40-46页 |
4.6.1 FFT实现原理 | 第40-42页 |
4.6.2 FFT IP核 | 第42-44页 |
4.6.3 FFT设计 | 第44-46页 |
4.7 串口设计 | 第46-53页 |
4.7.1 工作原理 | 第46-47页 |
4.7.2 模块设计 | 第47-53页 |
4.8 本章小结 | 第53-54页 |
5 基于DSP的系统程序设计 | 第54-63页 |
5.1 相关寄存器配置 | 第54-55页 |
5.2 外部存储器扩展 | 第55-60页 |
5.2.1 外部存储空间配置 | 第55页 |
5.2.2 数据存储器 | 第55-57页 |
5.2.3 FLASH存储器 | 第57-60页 |
5.3 I/O空间配置 | 第60-62页 |
5.4 本章小结 | 第62-63页 |
6 PC机串口通信程序设计 | 第63-72页 |
6.1 USB串口通信 | 第63页 |
6.2 DRAM2数据上传 | 第63-67页 |
6.3 通过串口进行参数设置 | 第67-68页 |
6.4 PC程序设计 | 第68-71页 |
6.5 本章小结 | 第71-72页 |
结束语 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-76页 |