基于FPGA的SDI音频加解嵌设计
致谢 | 第3-4页 |
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第9-13页 |
1.1 课题研究的背景及意义 | 第9-10页 |
1.2 课题国内外研究的现状 | 第10-11页 |
1.3 设计的内容和重点 | 第11-13页 |
1.3.1 SDI音频加嵌 | 第11-12页 |
1.3.2 SDI音频解嵌 | 第12-13页 |
第二章 加解嵌系统中视音频相关技术 | 第13-25页 |
2.1 SDI串行数字视频信号 | 第13-17页 |
2.1.1 SDI的概念及传输规范 | 第13-14页 |
2.1.2 SDI信号传输过程 | 第14-16页 |
2.1.3 SDI信号编解码 | 第16-17页 |
2.2 音频加解嵌相关标准 | 第17-25页 |
2.2.1 I2S音频标准 | 第17-19页 |
2.2.2 AES/EBU接口标准 | 第19-23页 |
2.2.3 音频加解嵌的参考标准 | 第23-25页 |
第三章 系统硬件设计 | 第25-41页 |
3.1 系统硬件电路设计 | 第25-26页 |
3.2 SDI数字电视接收电路 | 第26-29页 |
3.2.1 SDI信号均衡电路 | 第26-28页 |
3.2.2 SDI信号接收处理电路 | 第28-29页 |
3.3 音频电路 | 第29-35页 |
3.3.1 音频发送电路 | 第29-32页 |
3.3.2 音频接收电路 | 第32-35页 |
3.4 SDI数字电视发送 | 第35页 |
3.5 FPGA及其配置电路 | 第35-38页 |
3.5.1 FPGA的选择 | 第36页 |
3.5.2 编程及配置模块 | 第36-37页 |
3.5.3 人机交互模块 | 第37-38页 |
3.6 电源 | 第38-41页 |
3.6.1 3.3V和 5V电源模块 | 第38-39页 |
3.6.2 2.5V电源模块 | 第39-40页 |
3.6.3 1.2V电源模块 | 第40页 |
3.6.4 -5V电源模块 | 第40-41页 |
第四章 系统FPGA设计 | 第41-53页 |
4.1 ISE开发介绍 | 第41-42页 |
4.2 音频加嵌模块 | 第42-48页 |
4.2.1 音频加嵌原理 | 第42-43页 |
4.2.2 音频加嵌框图 | 第43-44页 |
4.2.3 SDI信号处理 | 第44-46页 |
4.2.4 音频接收处理 | 第46-47页 |
4.2.5 音频嵌入模块 | 第47-48页 |
4.3 音频解嵌模块 | 第48-53页 |
4.3.1 音频解嵌原理及SDI接收处理 | 第48-49页 |
4.3.2 音频解嵌 | 第49-53页 |
第五章 系统功能验证 | 第53-60页 |
5.1 系统测试环境搭建 | 第53-54页 |
5.2 系统测试准备 | 第54-56页 |
5.3 测试结果 | 第56-58页 |
5.4 系统验证问题 | 第58-60页 |
第六章 总结和展望 | 第60-62页 |
6.1 总结 | 第60-61页 |
6.2 展望 | 第61-62页 |
参考文献 | 第62-65页 |
攻读学位期间发表的学术论文 | 第65-66页 |
附录:部分电路原理图 | 第66-71页 |