嵌入式仪用定时器的研究
| 中文摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第1章 绪论 | 第7-12页 |
| ·研究的目的和意义 | 第7-8页 |
| ·国内外发展状况 | 第8-10页 |
| ·本文主要研究的内容及章节安排 | 第10-12页 |
| 第2章 关键技术简介 | 第12-26页 |
| ·嵌入式开发简介 | 第12-14页 |
| ·FPGA 芯片的特点和设计方法 | 第14-24页 |
| ·QuartusⅡ开发系统简 | 第24-26页 |
| 第3章 系统硬件设计 | 第26-36页 |
| ·仪用定时器的设计方案 | 第26-27页 |
| ·硬件总体设计 | 第27-28页 |
| ·电路原理图设计 | 第28-33页 |
| ·FPGA 最小系统 | 第28页 |
| ·定时电路 | 第28-32页 |
| ·按键控制电路 | 第32-33页 |
| ·报警电路 | 第33页 |
| ·电路版图设计 | 第33-35页 |
| ·本章小结 | 第35-36页 |
| 第4章 系统软件设计 | 第36-45页 |
| ·系统总体设计 | 第36-41页 |
| ·VHDL 语言概述 | 第36-37页 |
| ·SOPC 系统整体结构设计 | 第37-41页 |
| ·分频模块设计 | 第41-42页 |
| ·计时模块设计 | 第42页 |
| ·计时系统 | 第42页 |
| ·倒计时系统 | 第42页 |
| ·数码管显示模块设计 | 第42-43页 |
| ·数码管动态扫描 | 第42-43页 |
| ·数码管闪烁 | 第43页 |
| ·数码管显示切换 | 第43页 |
| ·报警模块设计 | 第43-44页 |
| ·本章小结 | 第44-45页 |
| 第5章 系统整体调试 | 第45-47页 |
| ·硬件系统调试 | 第45-46页 |
| ·系统功能调试 | 第46页 |
| ·本章小结 | 第46-47页 |
| 结论 | 第47-48页 |
| 参考文献 | 第48-53页 |
| 附录 主要程序 | 第53-57页 |
| 致谢 | 第57页 |