高速低功耗先入先出存储器电路设计与版图实现
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-25页 |
·课题背景及来源 | 第9页 |
·半导体存储器的分类 | 第9-12页 |
·静态随机存储器的发展 | 第12-15页 |
·低功耗设计概述 | 第15-23页 |
·低功耗设计的必要性 | 第16-17页 |
·低功耗设计的方法与途径 | 第17-23页 |
·本课题主要工作及目标 | 第23-25页 |
第二章 FIFO存储器结构分析 | 第25-35页 |
·FIFO存储器简介 | 第25-26页 |
·异步FIFO存储器结构 | 第26-33页 |
·重启逻辑 | 第27-28页 |
·输入/输出及控制电路 | 第28页 |
·串行输入/输出控制电路 | 第28-30页 |
·标识控制逻辑 | 第30-32页 |
·读写指针逻辑 | 第32-33页 |
·FIFO系统结构低功耗设计 | 第33-35页 |
第三章 存储单元及阵列设计 | 第35-52页 |
·SRAM存储单元的结构 | 第35-37页 |
·存储单元静态噪声容限 | 第37-41页 |
·SRAM6T存储单元尺寸设计 | 第41-45页 |
·单元读、写稳定性设计 | 第41-44页 |
·存取管尺寸的确定 | 第44-45页 |
·存储单元版图及存储阵列设计 | 第45-48页 |
·存储单元读、写仿真 | 第48-50页 |
·存储单元预充电电路设计 | 第50-52页 |
第四章 灵敏放大器设计 | 第52-63页 |
·电压型灵敏放大器 | 第53-58页 |
·双尾灵敏放大器 | 第53-55页 |
·交叉偶合灵敏大器 | 第55-57页 |
·锁存器型灵敏大器 | 第57-58页 |
·三种电压灵敏放大器比较 | 第58-62页 |
·灵敏放大器版图设计 | 第62-63页 |
第五章 FIFO存储器总体仿真 | 第63-69页 |
·FIFO存储器总体电路 | 第63-65页 |
·设计仿真过程 | 第65-67页 |
·设计及仿真流程 | 第65-66页 |
·激励信号设置 | 第66页 |
·仿真速度及精度控制 | 第66-67页 |
·仿真结果 | 第67-69页 |
第六章 结论 | 第69-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-75页 |
攻硕期间取得的成果 | 第75页 |