自由立体显示硬件电路设计
| 第一章 概论 | 第1-20页 |
| ·概述 | 第15页 |
| ·立体显示方式 | 第15页 |
| ·立体显示器的发展现状 | 第15-17页 |
| ·自由立体显示技术的应用 | 第17-18页 |
| ·军事领域 | 第17-18页 |
| ·医疗领域 | 第18页 |
| ·数据可视化领域 | 第18页 |
| ·娱乐领域 | 第18页 |
| ·教育文化领域 | 第18页 |
| ·本课题的意义和任务 | 第18-20页 |
| 第二章 自由立体显示原理 | 第20-26页 |
| ·立体显示的原理 | 第20页 |
| ·基于视差障栅原理的自由立体显示 | 第20-21页 |
| ·自由立体显示器的组成 | 第21-26页 |
| ·液晶显示 | 第21-23页 |
| ·背光系统 | 第23-24页 |
| ·控制电路 | 第24-26页 |
| 第三章 自由立体显示硬件电路设计的相关知识 | 第26-44页 |
| ·自由立体显示的要求实现 | 第26页 |
| ·FPGA概述 | 第26-35页 |
| ·可编程逻辑器件的发展历程及概述 | 第28-29页 |
| ·CPLD结构与原理 | 第29-32页 |
| ·基于乘积项的CPLD结构 | 第29-31页 |
| ·CPLD的逻辑实现原理 | 第31-32页 |
| ·FPGA的结构与原理 | 第32-34页 |
| ·查找表的结构和原理 | 第32页 |
| ·基于查找表的FPGA结构 | 第32-34页 |
| ·FPGA逻辑实现原理 | 第34页 |
| ·CPLD与FPGA的选择 | 第34-35页 |
| ·硬件描述语言的选择 | 第35页 |
| ·SDRAM概述 | 第35-44页 |
| ·SDRAM的内部结构 | 第35-37页 |
| ·SDRAM的内部基本操作与工作时序 | 第37-44页 |
| ·芯片初始化 | 第37页 |
| ·预充电 | 第37-38页 |
| ·刷新 | 第38-39页 |
| ·模式寄存器设置 | 第39-40页 |
| ·行有效 | 第40-41页 |
| ·列寻址 | 第41-42页 |
| ·数据输入(写操作) | 第42-43页 |
| ·数据输出(读操作) | 第43-44页 |
| 第四章 自由立体显示四种3D格式信号变换 | 第44-48页 |
| ·SS格式 | 第44页 |
| ·SS格式的转换示意图 | 第44页 |
| ·SS格式的转换说明 | 第44页 |
| ·TB格式 | 第44-45页 |
| ·TB格式的转换示意图 | 第45页 |
| ·TB格式的转换说明 | 第45页 |
| ·FS格式 | 第45-46页 |
| ·FS格式的转换示意图 | 第45-46页 |
| ·FS格式的转换说明 | 第46页 |
| ·FrS格式 | 第46-48页 |
| ·FrS格式的转换示意图 | 第46-47页 |
| ·FrS格式的转换说明 | 第47-48页 |
| 第五章 自由立体显示四种3D格式的具体实现 | 第48-76页 |
| ·SDRAM命令序列电路 | 第48-49页 |
| ·命令序列发生器逻辑原理图 | 第48页 |
| ·选通控制译码电路逻辑 | 第48-49页 |
| ·双通道TTL信号的自由立体显示硬件电路 | 第49-58页 |
| ·硬件框图 | 第50页 |
| ·2D状态 | 第50-53页 |
| ·I/O直通方式 | 第50-51页 |
| ·经过SDRAM的方式 | 第51-53页 |
| ·2D数据的写入 | 第51-52页 |
| ·2D数据的读出 | 第52-53页 |
| ·SS格式 | 第53-54页 |
| ·SS格式时的数据写入 | 第53页 |
| ·SS格式时的数据读出 | 第53-54页 |
| ·TB格式 | 第54-55页 |
| ·TB格式时的数据写入 | 第54页 |
| ·TB格式时的数据读出 | 第54-55页 |
| ·FS格式 | 第55-57页 |
| ·FS格式时的数据写入 | 第55-56页 |
| ·FS格式时的数据读出 | 第56-57页 |
| ·FrS格式 | 第57-58页 |
| ·FrS格式时的数据写入 | 第57页 |
| ·FrS格式时的数据读出 | 第57-58页 |
| ·单通道LVDS信号的自由立体显示硬件电路 | 第58-70页 |
| ·LVDS简介 | 第58-61页 |
| ·LVDS信号传输组成 | 第58-59页 |
| ·LVDS信号电平特性 | 第59-60页 |
| ·LVDS技术的特点 | 第60页 |
| ·LVDS的典型结构 | 第60-61页 |
| ·硬件框图 | 第61页 |
| ·ZD状态 | 第61-62页 |
| ·I/O直通方式 | 第61-62页 |
| ·经过SDRAM方式 | 第62页 |
| ·SS格式 | 第62-64页 |
| ·SS格式时的数据写入 | 第62-63页 |
| ·SS格式时的数据读出 | 第63-64页 |
| ·TB格式 | 第64-66页 |
| ·TB格式时的数据写入 | 第64-65页 |
| ·TB格式时的数据读出 | 第65-66页 |
| ·FS格式 | 第66-68页 |
| ·FS格式时的数据写入 | 第66-67页 |
| ·FS格式时的数据读出 | 第67-68页 |
| ·FrS格式 | 第68-70页 |
| ·FrS格式时的数据写入 | 第68-69页 |
| ·FrS格式时的数据读出 | 第69-70页 |
| ·辅助电路 | 第70-71页 |
| ·2D/3D选择输入信号产生电路 | 第70-71页 |
| ·RESET信号电路 | 第71页 |
| ·调试实现 | 第71-76页 |
| ·3D转换电路实物图 | 第71-73页 |
| ·双通道TTL信号3D转换电路 | 第71-72页 |
| ·单通道LVDS信号3D转换电路 | 第72-73页 |
| ·硬件调试实现 | 第73-76页 |
| ·SS格式实现 | 第73-74页 |
| ·TB格式实现 | 第74-76页 |
| 第六章 总结与展望 | 第76-77页 |
| ·总结 | 第76页 |
| ·展望 | 第76-77页 |
| 参考文献 | 第77-79页 |
| 攻读硕士期间的论文 | 第79页 |