DSP高性能乘法部件的设计与实现
| 表目录 | 第1-8页 |
| 图目录 | 第8-10页 |
| 摘要 | 第10-11页 |
| ABSTRACT | 第11-12页 |
| 第一章 绪论 | 第12-18页 |
| ·DSP 芯片概述 | 第12-15页 |
| ·DSP 的特点 | 第12-13页 |
| ·DSP 的历史和演变 | 第13页 |
| ·DSP 的现状 | 第13-14页 |
| ·DSP 的未来 | 第14-15页 |
| ·DSP 片内乘法器 | 第15-17页 |
| ·DSP 片内乘法器的历史 | 第15页 |
| ·乘法器的研究现状 | 第15-17页 |
| ·课题的来源、目标及研究意义 | 第17页 |
| ·本文所做的工作 | 第17页 |
| ·论文的组织结构 | 第17-18页 |
| 第二章 乘法功能部件的结构设计 | 第18-26页 |
| ·XDSP 简介 | 第18-19页 |
| ·XDSP 的总体结构 | 第18-19页 |
| ·XDSP 的指令及流水线 | 第19页 |
| ·乘法部件及其功能分析 | 第19-21页 |
| ·乘法部件的体系结构设计 | 第21-25页 |
| ·乘法部件的总体结构 | 第21-23页 |
| ·乘法类指令流水线的结构设计 | 第23页 |
| ·逻辑类指令流水线的结构设计 | 第23-24页 |
| ·有限域乘法指令流水线的结构设计 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 第三章 SIMD 乘法器的设计与实现 | 第26-47页 |
| ·SIMD 乘法器的体系结构设计 | 第26-37页 |
| ·需要解决的问题 | 第26-27页 |
| ·部分积生成 | 第27-28页 |
| ·有限符号位扩展 | 第28页 |
| ·SIMD 的实现原理 | 第28-30页 |
| ·部分积压缩 | 第30-35页 |
| ·SIMD 乘法器的体系结构 | 第35-37页 |
| ·关键电路的设计与实现 | 第37-40页 |
| ·Booth 编码电路 | 第37-38页 |
| ·部分积压缩电路 | 第38-40页 |
| ·乘法器的版图设计与实现 | 第40-43页 |
| ·版图规划 | 第40-41页 |
| ·版图设计中的问题 | 第41页 |
| ·版图实现 | 第41-43页 |
| ·乘法器的测试与验证 | 第43-46页 |
| ·测试方案设计 | 第43页 |
| ·功能验证 | 第43-44页 |
| ·性能测试与分析 | 第44-46页 |
| ·本章小结 | 第46-47页 |
| 第四章 有限域乘法器的设计与实现 | 第47-63页 |
| ·有限域乘法的原理 | 第47-52页 |
| ·有限域的基本理论 | 第47-48页 |
| ·GF(2~m)上的乘法运算 | 第48-51页 |
| ·基于多项式基的半伸缩算法 | 第51-52页 |
| ·有限域乘法器的设计实现 | 第52-57页 |
| ·有限域乘法指令解析 | 第52页 |
| ·域值转换 | 第52-53页 |
| ·GF(2~8)有限域乘法器的结构与电路设计 | 第53-55页 |
| ·GF(2~8)有限域乘法器的版图设计 | 第55-57页 |
| ·有限域乘法器的测试与验证 | 第57-62页 |
| ·测试方案设计 | 第57-59页 |
| ·性能测试与分析 | 第59-62页 |
| ·本章小结 | 第62-63页 |
| 第五章 结束语 | 第63-65页 |
| ·论文总结 | 第63页 |
| ·工作展望 | 第63-65页 |
| 致谢 | 第65-67页 |
| 参考文献 | 第67-70页 |
| 作者在学期间取得的学术成果 | 第70页 |