| 摘要 | 第1-12页 |
| ABSTRACT | 第12-13页 |
| 第一章 绪论 | 第13-22页 |
| ·课题背景 | 第13-14页 |
| ·相关研究 | 第14-19页 |
| ·DSP 的发展历程 | 第14-15页 |
| ·DSP 芯片的主要特点 | 第15-16页 |
| ·DSP 的技术展望 | 第16-18页 |
| ·地址数据流单元设计中的关键技术 | 第18页 |
| ·RTL 级设计方法 | 第18-19页 |
| ·本文的主要工作 | 第19-20页 |
| ·本文的结构 | 第20-22页 |
| 第二章 FT-C55LP 体系结构概述 | 第22-31页 |
| ·FT-C55LP 的指令集 | 第22页 |
| ·FT-C55LP 的CPU 结构 | 第22-27页 |
| ·内部总线 | 第23-25页 |
| ·指令缓冲单元(I 单元) | 第25页 |
| ·程序流单元(P 单元) | 第25-26页 |
| ·地址数据流单元(A 单元) | 第26-27页 |
| ·数据计算单元(D 单元) | 第27页 |
| ·FT-C55LP 的指令流水线 | 第27-29页 |
| ·流水线技术 | 第27-29页 |
| ·流水线保护 | 第29页 |
| ·地址数据流单元总体结构 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 第三章 FT-C55LP 寻址模式分析 | 第31-49页 |
| ·微处理器指令集系统结构概述 | 第31页 |
| ·通用寻址模式分析 | 第31-33页 |
| ·DSP 专用寻址模式分析 | 第33-40页 |
| ·DSP 指令集系统结构的设计 | 第33-35页 |
| ·自增自减寻址模式分析 | 第35-36页 |
| ·系数寻址模式分析 | 第36-38页 |
| ·循环缓冲寻址模式分析 | 第38页 |
| ·位反向寻址模式分析 | 第38-40页 |
| ·FT-C55LP 的寻址模式 | 第40-48页 |
| ·绝对寻址 | 第40-41页 |
| ·直接寻址 | 第41-42页 |
| ·间接寻址 | 第42-48页 |
| ·AR 间接寻址 | 第43-45页 |
| ·双AR 间接寻址 | 第45-46页 |
| ·CDP 间接寻址 | 第46-47页 |
| ·系数间接寻址 | 第47页 |
| ·循环寻址 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 第四章 FT-C55LP 数据地址产生部件的设计与实现 | 第49-64页 |
| ·DAGEN 的基本原理与总体设计 | 第49-52页 |
| ·DAGEN 需要处理的指令 | 第49-50页 |
| ·DAGEN 总体结构设计 | 第50-52页 |
| ·通用数据地址产生模块的设计与实现 | 第52-58页 |
| ·地址寄存器计算子模块的设计 | 第52-57页 |
| ·ARAU 的设计 | 第52-55页 |
| ·双向进位加法器的设计 | 第55-56页 |
| ·Update 的设计 | 第56-57页 |
| ·地址生成子模块的设计 | 第57-58页 |
| ·系统堆栈地址产生模块的设计与实现 | 第58-59页 |
| ·寻址方式译码模块的设计与实现 | 第59-62页 |
| ·改进措施 | 第62-63页 |
| ·本章小结 | 第63-64页 |
| 第五章 FT-C55LP 辅助ALU 的设计与实现 | 第64-79页 |
| ·FT-C55LP 辅助ALU 的分析 | 第64-66页 |
| ·指令行为分析 | 第64-65页 |
| ·指令并行性分析 | 第65-66页 |
| ·系统功耗分析 | 第66页 |
| ·辅助ALU 的总体结构设计 | 第66-70页 |
| ·数据通路分析 | 第67-69页 |
| ·控制通路分析 | 第69-70页 |
| ·核心加法器子模块的设计与实现 | 第70-76页 |
| ·加法器的研究 | 第70-75页 |
| ·加法器的设计 | 第75-76页 |
| ·移位器子模块的设计与实现 | 第76-77页 |
| ·条件处理子模块的设计与实现 | 第77-78页 |
| ·高位处理子模块的设计与实现 | 第78页 |
| ·本章小结 | 第78-79页 |
| 第六章 FT-C55LP 地址数据流单元的设计验证 | 第79-93页 |
| ·功能验证的一般方法 | 第79-80页 |
| ·验证策略与功能验证码的开发 | 第80-83页 |
| ·验证策略 | 第80-81页 |
| ·验证码开发原则 | 第81-82页 |
| ·验证码开发方法 | 第82-83页 |
| ·模拟验证 | 第83-91页 |
| ·模块级验证 | 第83页 |
| ·部件级验证 | 第83-91页 |
| ·地址生成验证 | 第84-89页 |
| ·A 单元指令验证 | 第89-90页 |
| ·ALU 运算功能验证 | 第90-91页 |
| ·流水线时序验证 | 第91页 |
| ·验证结果分析 | 第91页 |
| ·综合结果 | 第91-92页 |
| ·本章小结 | 第92-93页 |
| 第七章 结束语 | 第93-95页 |
| 1、工作总结 | 第93-94页 |
| 2、未来工作展望 | 第94-95页 |
| 致谢 | 第95-96页 |
| 参考文献 | 第96-99页 |
| 作者在学期间取得的学术成果 | 第99页 |