宽带功率放大器行为模型和带限数字预失真技术研究
摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-15页 |
1.1 研究背景与意义 | 第9-11页 |
1.2 国内外研究现状 | 第11-13页 |
1.2.1 发展趋势和挑战 | 第12-13页 |
1.3 论文主要工作及组织架构 | 第13-15页 |
1.3.1 主要内容和创新点 | 第13-14页 |
1.3.2 组织结构 | 第14-15页 |
第二章 宽带功放特性和带限数字预失真简介 | 第15-27页 |
2.1 宽带功放特性 | 第15-20页 |
2.1.1 非线性特性 | 第15-16页 |
2.1.2 非线性特性指标与测量要素 | 第16-18页 |
2.1.3 记忆效应 | 第18-20页 |
2.2 带限数字预失真 | 第20-25页 |
2.2.1 DPD基本原理 | 第20-22页 |
2.2.2 带限数字预失真基本原理 | 第22页 |
2.2.3 带限数字预失真结构 | 第22-24页 |
2.2.4 间接学习 | 第24页 |
2.2.5 模型系数提取 | 第24-25页 |
2.3 小结 | 第25-27页 |
第三章 宽带功放行为模型 | 第27-41页 |
3.1 有记忆的功放模型 | 第27-31页 |
3.1.1 Volterra级数模型 | 第27-28页 |
3.1.2 记忆多项式模型 | 第28页 |
3.1.3 简化的非线性滤波模型 | 第28-29页 |
3.1.4 动态偏差减小模型 | 第29-31页 |
3.2 宽带功放带限行为模型研究 | 第31-39页 |
3.2.1 带限非线性滤波模型 | 第31-33页 |
3.2.2 基于CPWL的带限记忆多项式模型 | 第33-34页 |
3.2.3 基于三次样条的带限DDR模型 | 第34-37页 |
3.2.4 基于CPWL的带限DDR模型 | 第37-39页 |
3.3 小结 | 第39-41页 |
第四章 带限数字预失真仿真测试 | 第41-53页 |
4.1 实验平台介绍 | 第41-43页 |
4.1.1 仪器平台 | 第41-42页 |
4.1.2 DPD系统硬件平台 | 第42-43页 |
4.2 测试结果比较 | 第43-52页 |
4.2.1 综合比较 | 第48-52页 |
4.3 小结 | 第52-53页 |
第五章 JESD204B高速数据传输研究 | 第53-61页 |
5.1 宽带DPD系统数据传输需求分析 | 第53-54页 |
5.2 JESD204B接口简介 | 第54页 |
5.3 传输方案介绍 | 第54-59页 |
5.3.1 硬件系统结构介绍 | 第54-57页 |
5.3.2 数据传输结果 | 第57-59页 |
5.4 小结 | 第59-61页 |
第六章 总结与展望 | 第61-63页 |
6.1 全文总结 | 第61-62页 |
6.2 研究展望 | 第62-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-69页 |
作者简介 | 第69页 |