首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于FPGA架构的定制指令面积代价的研究

摘要第5-6页
Abstract第6-7页
第1章 绪论第12-17页
    1.1 研究背景及意义第12-13页
    1.2 国内外研究现状第13-15页
    1.3 本文的研究工作第15-16页
    1.4 本文的组织结构第16-17页
第2章 定制指令的相关研究第17-27页
    2.1 可重构处理器概述第17-20页
        2.1.1 现场可编程门阵列FPGA第17-19页
        2.1.2 可重构处理器架构第19-20页
    2.2 传统定制指令研究第20-25页
        2.2.1 定制指令概述第20-21页
        2.2.2 定制指令的中间表示第21-22页
        2.2.3 定制指令的约束条件第22-23页
        2.2.4 定制指令识别算法第23-24页
        2.2.5 定制指令生成第24-25页
    2.3 现有定制指令研究的不足第25-26页
    2.4 小结第26-27页
第3章 基于基本单元的面积估计第27-43页
    3.1 基本单元的枚举第27-34页
        3.1.1 基本单元的约束条件第28-30页
        3.1.2 操作数划分第30-32页
        3.1.3 枚举算法第32-34页
    3.2 基本单元的合法性检查第34-38页
        3.2.1 操作的合法性检查第34-36页
        3.2.2 边的合法性检查第36-38页
    3.3 基本单元的覆盖第38-39页
    3.4 基于BC的面积估计模型第39-40页
    3.5 实验及其结果第40-42页
    3.6 小结第42-43页
第4章 基于基本单元的指令融合第43-54页
    4.1 未使用多路复用器的融合第43-49页
        4.1.1 基本单元中的划分第43-45页
        4.1.2 融合的条件第45-47页
        4.1.3 融合过程第47-49页
    4.2 使用多路复用器的融合第49-51页
    4.3 实验及其结果第51-53页
    4.4 小结第53-54页
结论第54-56页
参考文献第56-61页
附录A 攻读硕士学位期间发表论文第61-62页
附录B 攻读硕士学位期间所参与的项目第62-63页
致谢第63页

论文共63页,点击 下载论文
上一篇:基于FPGA的高性能增量式编码器解码系统的设计
下一篇:基于有限状态机的硬件安全保护技术研究