基于FPGA架构的定制指令面积代价的研究
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第12-17页 |
1.1 研究背景及意义 | 第12-13页 |
1.2 国内外研究现状 | 第13-15页 |
1.3 本文的研究工作 | 第15-16页 |
1.4 本文的组织结构 | 第16-17页 |
第2章 定制指令的相关研究 | 第17-27页 |
2.1 可重构处理器概述 | 第17-20页 |
2.1.1 现场可编程门阵列FPGA | 第17-19页 |
2.1.2 可重构处理器架构 | 第19-20页 |
2.2 传统定制指令研究 | 第20-25页 |
2.2.1 定制指令概述 | 第20-21页 |
2.2.2 定制指令的中间表示 | 第21-22页 |
2.2.3 定制指令的约束条件 | 第22-23页 |
2.2.4 定制指令识别算法 | 第23-24页 |
2.2.5 定制指令生成 | 第24-25页 |
2.3 现有定制指令研究的不足 | 第25-26页 |
2.4 小结 | 第26-27页 |
第3章 基于基本单元的面积估计 | 第27-43页 |
3.1 基本单元的枚举 | 第27-34页 |
3.1.1 基本单元的约束条件 | 第28-30页 |
3.1.2 操作数划分 | 第30-32页 |
3.1.3 枚举算法 | 第32-34页 |
3.2 基本单元的合法性检查 | 第34-38页 |
3.2.1 操作的合法性检查 | 第34-36页 |
3.2.2 边的合法性检查 | 第36-38页 |
3.3 基本单元的覆盖 | 第38-39页 |
3.4 基于BC的面积估计模型 | 第39-40页 |
3.5 实验及其结果 | 第40-42页 |
3.6 小结 | 第42-43页 |
第4章 基于基本单元的指令融合 | 第43-54页 |
4.1 未使用多路复用器的融合 | 第43-49页 |
4.1.1 基本单元中的划分 | 第43-45页 |
4.1.2 融合的条件 | 第45-47页 |
4.1.3 融合过程 | 第47-49页 |
4.2 使用多路复用器的融合 | 第49-51页 |
4.3 实验及其结果 | 第51-53页 |
4.4 小结 | 第53-54页 |
结论 | 第54-56页 |
参考文献 | 第56-61页 |
附录A 攻读硕士学位期间发表论文 | 第61-62页 |
附录B 攻读硕士学位期间所参与的项目 | 第62-63页 |
致谢 | 第63页 |