片上处理器运行监控电路的设计与验证
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-21页 |
1.1 国内外研究现状 | 第15-18页 |
1.1.1 国内研究现状 | 第15-17页 |
1.1.2 国外研究现状 | 第17-18页 |
1.2 研究内容与结构安排 | 第18页 |
1.3 本章小结 | 第18-21页 |
第二章 SoC技术以及片上处理器技术 | 第21-31页 |
2.1 SoC技术 | 第21-24页 |
2.1.1 SoC的结构 | 第21-22页 |
2.1.2 SoC的设计流程 | 第22-24页 |
2.2 片上处理器技术 | 第24-28页 |
2.2.1 概述 | 第24页 |
2.2.2 ARM架构 | 第24-26页 |
2.2.3 PowerPC架构 | 第26-27页 |
2.2.4 MIPS架构 | 第27-28页 |
2.2.5 片上处理器技术的获取 | 第28页 |
2.3 本章总结 | 第28-31页 |
第三章 某片上处理器的研究 | 第31-45页 |
3.1 基本特性 | 第31-32页 |
3.2 主要部件 | 第32-34页 |
3.2.1 二级缓存系统 | 第32页 |
3.2.2 NEON和VFP单元 | 第32-33页 |
3.2.3 通用中断控制器 | 第33页 |
3.2.4 通用计时器 | 第33-34页 |
3.3 接口 | 第34-43页 |
3.3.1 AXI接口 | 第34-38页 |
3.3.2 ACE接口 | 第38-39页 |
3.3.3 APB接口 | 第39-40页 |
3.3.4 ATB接口 | 第40-41页 |
3.3.5 交叉触发接口 | 第41页 |
3.3.6 DFT接口 | 第41-42页 |
3.3.7 MBIST接口 | 第42-43页 |
3.4 本章总结 | 第43-45页 |
第四章 监控电路的设计 | 第45-65页 |
4.1 监控电路设计环境 | 第45-47页 |
4.2 监控电路的设计 | 第47-62页 |
4.2.2 监控源模块 | 第50-53页 |
4.2.3 监控控制模块 | 第53-57页 |
4.2.4 监控连接模块 | 第57-60页 |
4.2.5 监控存储模块 | 第60-62页 |
4.3 监控电路数据流 | 第62-63页 |
4.4 本章总结 | 第63-65页 |
第五章 监控电路的仿真验证 | 第65-73页 |
5.1 仿真验证方法与环境 | 第65-66页 |
5.2 仿真验证结果 | 第66-71页 |
5.2.1 运行LOG信息 | 第66-67页 |
5.2.2 APB接口 | 第67-68页 |
5.2.3 ATB接口 | 第68页 |
5.2.4 CTI模块debug APB接口 | 第68页 |
5.2.5 DAP接口 | 第68-69页 |
5.2.6 ATB聚合器接口 | 第69-70页 |
5.2.7 TPIU接口 | 第70-71页 |
5.3 本章总结 | 第71-73页 |
第六章 总结与展望 | 第73-75页 |
参考文献 | 第75-79页 |
致谢 | 第79-81页 |
作者简介 | 第81-82页 |