摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
目录 | 第7-9页 |
第1章 绪论 | 第9-15页 |
1.1 课题研究背景 | 第9-11页 |
1.2 国内外研究现状及方向 | 第11-12页 |
1.3 本论文各章节安排 | 第12-15页 |
第2章 Sigma Delta 调制器基本原理 | 第15-29页 |
2.1 ADC 基本原理 | 第15-17页 |
2.1.1 采样 | 第15-16页 |
2.1.2 量化噪声 | 第16-17页 |
2.2 ADC 性能参数 | 第17-19页 |
2.2.1 ADC 静态特性 | 第17-18页 |
2.2.2 ADC 动态特性 | 第18-19页 |
2.3 Sigma Delta 调制器原理 | 第19-22页 |
2.3.1 过采样技术 | 第19-21页 |
2.3.2 噪声整形技术 | 第21-22页 |
2.4 Sigma Delta 调制器 | 第22-27页 |
2.4.1 一阶 Sigma Delta 调制器 | 第23-25页 |
2.4.2 二阶 Sigma Delta 调制器 | 第25-26页 |
2.4.3 高阶 Sigma Delta 调制器 | 第26-27页 |
2.4.4 多位量化 Sigma Delta 调制器 | 第27页 |
2.5 本章小结 | 第27-29页 |
第3章 Sigma-Delta 调制器系统级设计 | 第29-45页 |
3.1 Sigma Delta 调制器非理想因素 | 第29-36页 |
3.1.1 积分器中采样开关噪声 | 第29-30页 |
3.1.2 积分器中运放热噪声 | 第30-31页 |
3.1.3 运放的有限直流增益 | 第31-32页 |
3.1.4 运放的有限带宽和压摆率 | 第32-34页 |
3.1.5 运放的有限输出摆幅 | 第34页 |
3.1.6 时钟抖动 | 第34-35页 |
3.1.7 开关非线性 | 第35-36页 |
3.2 Sigma-Delta 调制器结构的选择 | 第36-37页 |
3.3 Sigma-Delta 调制器的系统级设计 | 第37-43页 |
3.3.1 Sigma Delta toolbox | 第37-40页 |
3.3.2 Simulink 建模 | 第40-43页 |
3.4 本章小结 | 第43-45页 |
第4章 Sigma-Delta 调制器电路级设计及仿真 | 第45-73页 |
4.1 音频 Sigma-Delta 调制器电路结构设计 | 第45-46页 |
4.2 开关电容积分器的设计 | 第46-51页 |
4.2.1 采样电容的设计 | 第47-50页 |
4.2.2 开关的设计 | 第50-51页 |
4.3 全差分运算放大器的设计 | 第51-59页 |
4.3.1 负载电容的计算 | 第52-53页 |
4.3.2 增益带宽积和压摆率的计算 | 第53-54页 |
4.3.3 运放结构的选择 | 第54-56页 |
4.3.4 全差分共模反馈电路 | 第56-57页 |
4.3.5 整体性能计算与仿真 | 第57-59页 |
4.4 带隙基准源的设计 | 第59-63页 |
4.5 两相不交叠时钟电路设计 | 第63-64页 |
4.6 动态锁存比较器电路设计 | 第64-66页 |
4.7 Sigma Delta 调制器整体电路性能仿真 | 第66-70页 |
4.7.1 时域仿真结果与分析 | 第66-69页 |
4.7.2 频域仿真结果与分析 | 第69-70页 |
4.8 整体芯片版图 | 第70-72页 |
4.9 本章小结 | 第72-73页 |
结论 | 第73-74页 |
参考文献 | 第74-77页 |
攻读硕士期间发表论文 | 第77-78页 |
致谢 | 第78页 |