基于XDL网表的SRAM型FPGA单粒子软错误敏感性分析
摘要 | 第9-10页 |
ABSTRACT | 第10页 |
第一章 绪论 | 第11-19页 |
1.1 研究背景与意义 | 第11-14页 |
1.1.1 SRAM型FPGA | 第11-12页 |
1.1.2 空间辐射环境与单粒子效应 | 第12-13页 |
1.1.3 研究意义 | 第13-14页 |
1.2 国内外研究现状 | 第14-17页 |
1.2.1 软错误敏感性评估 | 第14-15页 |
1.2.2 XDL网表与RapidSmith软件 | 第15-17页 |
1.3 论文主要研究内容 | 第17-18页 |
1.4 论文结构 | 第18-19页 |
第二章 软错误敏感性分析原理 | 第19-26页 |
2.1 敏感点定义与分类 | 第19-20页 |
2.1.1 敏感点定义 | 第19页 |
2.1.2 敏感点分类 | 第19-20页 |
2.2 敏感点判断方法 | 第20-23页 |
2.2.1 逻辑资源中敏感点判断方法 | 第20-22页 |
2.2.2 布线资源中敏感点的判断方法 | 第22-23页 |
2.3 敏感性计算方法与分析流程 | 第23-25页 |
2.3.1 单粒子软错误敏感性计算方法 | 第23-24页 |
2.3.2 单粒子软错误敏感性分析流程 | 第24-25页 |
2.4 章节小节 | 第25-26页 |
第三章 网表文件中FPGA资源解析 | 第26-39页 |
3.1 网表文件语法结构 | 第26-29页 |
3.1.1 Instance语法结构 | 第26-27页 |
3.1.2 Net语法结构 | 第27-29页 |
3.2 FPGA底层电路探究 | 第29-31页 |
3.3 FPGA资源的XDL描述方式 | 第31-38页 |
3.3.1 Tiles | 第31-33页 |
3.3.2 Primitives | 第33-36页 |
3.3.3 Wire | 第36页 |
3.3.4 PIPs | 第36-38页 |
3.4 章节小节 | 第38-39页 |
第四章 配置数据中FPGA资源解析 | 第39-48页 |
4.1 配置数据结构 | 第39-42页 |
4.1.1 配置数据与FPGA资源对应关系 | 第39-41页 |
4.1.2 配置数据帧结构 | 第41-42页 |
4.2 可配置资源的配置位信息 | 第42-43页 |
4.2.1 CLB的配置位信息 | 第42-43页 |
4.2.2 INT的配置位信息 | 第43页 |
4.3 获取可配置资源配置位的方法 | 第43-47页 |
4.3.1.ll文件获取可配置资源配置位的方法 | 第43-44页 |
4.3.2.rbd文件获取可配置资源配置位的方法 | 第44-45页 |
4.3.3 可配置资源配置位分析软件设计 | 第45-47页 |
4.4 章节小节 | 第47-48页 |
第五章 电路敏感性分析 | 第48-59页 |
5.1 故障注入 | 第48-56页 |
5.1.1 实验电路设计 | 第48-50页 |
5.1.2 故障注入实验 | 第50-53页 |
5.1.3 实验电路的敏感点分析 | 第53-56页 |
5.2 同类方法比较 | 第56-58页 |
5.2.1 时序基准电路 | 第56页 |
5.2.2 时序基准电路的敏感性分析 | 第56-58页 |
5.3 章节小节 | 第58-59页 |
第六章 总结与展望 | 第59-60页 |
致谢 | 第60-61页 |
参考文献 | 第61-65页 |
作者在学期间取得的学术成果 | 第65页 |