| 中文摘要 | 第5-7页 |
| ABSTRACT | 第7-8页 |
| 第一章 绪论 | 第9-12页 |
| 1.1 研究背景与选题意义 | 第9-10页 |
| 1.2 研究目标与主要工作 | 第10-11页 |
| 1.3 论文内容安排 | 第11-12页 |
| 第二章 TMS320DM642多媒体处理器 | 第12-21页 |
| 2.1 TMS320C6000系列DSPs | 第12-15页 |
| 2.2 C64xx与C62xx/C67xx的比较 | 第15-17页 |
| 2.2.1 TMS320C62X、C67X的主要功能 | 第16页 |
| 2.2.2 TMS320C64X的主要性能 | 第16-17页 |
| 2.3 TMS320DM642多媒体处理器 | 第17-21页 |
| 2.3.1 DM642的CPU结构 | 第17页 |
| 2.3.2 DM642的cache结构 | 第17-18页 |
| 2.3.3 DM642的硬件外设 | 第18-21页 |
| 第三章 硬件平台SEED-VPM642 | 第21-29页 |
| 3.1 硬件平台SEED-VPM642 | 第21-22页 |
| 3.2 视频解码器TVP5150 | 第22-24页 |
| 3.3 视频编码器SAA7121H | 第24-25页 |
| 3.4 TMS320DM642的VP口 | 第25-26页 |
| 3.5 VP口的功能实现 | 第26-29页 |
| 3.5.1 视频数据流输入实现 | 第26-27页 |
| 3.5.2 视频数据流输出实现 | 第27-29页 |
| 第四章 视频技术研究 | 第29-34页 |
| 4.1 关于视频信号的基本知识 | 第29-30页 |
| 4.1.1 视频信号从模拟到数字的转换 | 第29页 |
| 4.1.2 数据视频流 | 第29-30页 |
| 4.2 视频编解码标准 | 第30-34页 |
| 4.2.1 MPEG系列视频压缩标准 | 第31-32页 |
| 4.2.2 H.26X系列视频压缩标准 | 第32-34页 |
| 第五章 软件平台 | 第34-51页 |
| 5.1 集成开发环境CCS | 第34-37页 |
| 5.2 实时操作系统DSP/BIOS | 第37-41页 |
| 5.3 RF5参考框架 | 第41-47页 |
| 5.3.1 RF5中的数据处理 | 第42-45页 |
| 5.3.2 RF5中的数据通信 | 第45-47页 |
| 5.4 DSP设备驱动模型 | 第47-49页 |
| 5.5 片级支持库CSL | 第49-51页 |
| 第六章 系统实现 | 第51-60页 |
| 6.1 软件模块 | 第51-53页 |
| 6.1.1 FVID模块 | 第51-52页 |
| 6.1.2 SCOM模块 | 第52-53页 |
| 6.1.3 DAT模块 | 第53页 |
| 6.2 配置外设驱动 | 第53-55页 |
| 6.3 配置视频通道参数 | 第55-58页 |
| 6.3.1 视频采集通道参数 | 第55-57页 |
| 6.3.2 视频显示通道参数 | 第57-58页 |
| 6.4 系统初始化 | 第58-60页 |
| 第七章 总结 | 第60-61页 |
| 参考文献 | 第61-65页 |
| 致谢 | 第65-66页 |
| 攻读硕士学位期间发表的论文 | 第66-67页 |
| 学位论文评阅及答辩情况表 | 第67页 |