基于FPGA的测速模块的设计与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-13页 |
第一章 绪论 | 第13-19页 |
·引言 | 第13-14页 |
·研究背景 | 第14-15页 |
·国内外研究现状 | 第15-16页 |
·研究内容及关键问题 | 第16-19页 |
·解决的关键问题 | 第16-17页 |
·本文的研究内容 | 第17-18页 |
·本文的章节安排 | 第18-19页 |
第二章 测速模块的总体设计 | 第19-33页 |
·引言 | 第19页 |
·设计指标要求 | 第19-20页 |
·模块的测速方案 | 第20-25页 |
·光电编码器的原理 | 第20页 |
·测速方法简介 | 第20-24页 |
·测速方法的优缺点比较 | 第24页 |
·定采样周期 M/T 测速方法 | 第24-25页 |
·测速模块硬件设计方案 | 第25-28页 |
·硬件部分的选型 | 第25-26页 |
·测速模块硬件设计 | 第26-28页 |
·测速模块软件设计方案 | 第28-31页 |
·FPGA 基本功能模块的软件设计 | 第29页 |
·数字接口的软件设计 | 第29-31页 |
·测速程序的设计 | 第31页 |
·测速模块验证方案 | 第31-32页 |
·本章小结 | 第32-33页 |
第三章 测速方法的设计与实现 | 第33-40页 |
·引言 | 第33页 |
·定采样周期 M/T 法 | 第33-37页 |
·定采样周期 M/T 速度测量 | 第34-35页 |
·定采样周期 M/T 位置测量 | 第35-37页 |
·改进测速方法 | 第37-39页 |
·改进测速方法的原理 | 第37-38页 |
·改进测速方法的实现 | 第38-39页 |
·本章小结 | 第39-40页 |
第四章 测速模块硬件电路设计 | 第40-49页 |
·引言 | 第40页 |
·输入电路 | 第40-41页 |
·FPGA 电路设计 | 第41-45页 |
·FPGA 配置模式 | 第41页 |
·FPGA 配置过程 | 第41-43页 |
·FPGA 配置电路设计 | 第43-44页 |
·晶振电路 | 第44-45页 |
·辅助电路设计 | 第45-46页 |
·复位模块 | 第45-46页 |
·电源模块 | 第46页 |
·数字接口电路设计 | 第46-48页 |
·串口电路 | 第46-47页 |
·双口 RAM 接口电路 | 第47页 |
·PCI 接口电路 | 第47-48页 |
·本章小结 | 第48-49页 |
第五章 测速模块软件设计 | 第49-73页 |
·引言 | 第49页 |
·FPGA 基本功能模块的软件设计 | 第49-54页 |
·倍频辨向模块 | 第49-51页 |
·速度测量模块 | 第51-52页 |
·位置测量模块 | 第52-53页 |
·抗干扰模块 | 第53-54页 |
·数字接口的软件设计 | 第54-71页 |
·串口控制模块 | 第54-56页 |
·PCI 接口控制模块 | 第56-65页 |
·双口 RAM 接口控制模块 | 第65-66页 |
·WDM 驱动程序设计 | 第66-71页 |
·测速程序的设计 | 第71-72页 |
·本章小结 | 第72-73页 |
第六章 测速模块测试验证 | 第73-82页 |
·引言 | 第73页 |
·验证准备 | 第73-74页 |
·测速模块硬件功能模块验证 | 第74-79页 |
·FPGA 配置电路验证 | 第74页 |
·内部逻辑功能验证 | 第74-79页 |
·测速模块测速性能综合验证 | 第79-81页 |
·离线测速验证 | 第79-80页 |
·在线测速验证 | 第80-81页 |
·本章小结 | 第81-82页 |
第七章 总结与展望 | 第82-83页 |
·主要研究工作 | 第82页 |
·后续工作展望 | 第82-83页 |
参考文献 | 第83-87页 |
致谢 | 第87-88页 |
在学期间的研究成果及发表的学术论文 | 第88页 |