集成信息处理器模飞测试系统研制
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-24页 |
1.1 课题来源及研究的目的与意义 | 第9-10页 |
1.2 国内外研究现状 | 第10-23页 |
1.2.1 自动测试技术发展现状 | 第10-20页 |
1.2.2 半实物仿真技术发展现状 | 第20-23页 |
1.3 本文的主要研究内容与论文结构 | 第23-24页 |
第2章 集成信息处理器模飞测试系统总体方案设计 | 第24-42页 |
2.1 系统工作原理 | 第24-25页 |
2.2 系统需求分析 | 第25-29页 |
2.2.1 硬件设计需求 | 第25-27页 |
2.2.2 软件设计需求 | 第27-28页 |
2.2.3 开环模飞和闭环模飞测试流程 | 第28-29页 |
2.3 系统总体设计方案 | 第29-33页 |
2.4 系统硬件方案设计 | 第33-39页 |
2.4.1 功能模块硬件方案设计 | 第33-37页 |
2.4.2 开环和闭环模飞实现设计方案 | 第37-39页 |
2.5 系统软件设计方案 | 第39-41页 |
2.5.1 软件开发平台选择 | 第39-40页 |
2.5.2 系统软件组成 | 第40-41页 |
2.6 本章小结 | 第41-42页 |
第3章 集成信息处理器模飞测试系统硬件详细设计 | 第42-60页 |
3.1 总线接口设计 | 第42-51页 |
3.1.1 CPCI总线接口设计 | 第42-47页 |
3.1.2 AVALON总线接口设计 | 第47-49页 |
3.1.3 DSP-FPGA总线接口设计 | 第49-51页 |
3.2 通信接口设计 | 第51-54页 |
3.2.1 RS-485接口电路设计 | 第51-53页 |
3.2.2 RS-422接口电路设计 | 第53页 |
3.2.3 LVDS接口电路设计 | 第53-54页 |
3.3 数据采集接口设计 | 第54-57页 |
3.4 模拟量输出接口设计 | 第57-58页 |
3.5 数据存储接口设计 | 第58-59页 |
3.6 本章小结 | 第59-60页 |
第4章 集成信息处理器模飞测试系统软件设计 | 第60-71页 |
4.1 系统测试软件设计 | 第60-66页 |
4.1.1 系统驱动程序设计 | 第60-62页 |
4.1.2 测试软件设计 | 第62-66页 |
4.2 FPGA-NiosII软件设计 | 第66-69页 |
4.3 DSP软件设计 | 第69-70页 |
4.4 本章小结 | 第70-71页 |
第5章 集成信息处理器模飞测试系统的测试验证 | 第71-86页 |
5.1 系统硬件调试 | 第71-85页 |
5.1.1 CPCI总线测试验证 | 第71-76页 |
5.1.2 DSP-FPGA总线测试验证 | 第76-78页 |
5.1.3 通信接口测试验证 | 第78-80页 |
5.1.4 数据采集和模拟输出接口测试验证 | 第80-85页 |
5.2 本章小结 | 第85-86页 |
结论 | 第86-88页 |
参考文献 | 第88-93页 |
附录1 集成信息处理器模飞测试系统实物图 | 第93-95页 |
致谢 | 第95-96页 |
个人简历 | 第96页 |