摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-15页 |
1.1 课题背景及研究意义 | 第10-11页 |
1.2 国内外研究进展 | 第11-13页 |
1.3 本文主要工作与内容安排 | 第13-14页 |
1.4 本章小结 | 第14-15页 |
第二章 并行采样ADC系统的基本原理 | 第15-24页 |
2.1 采样基本理论 | 第15-17页 |
2.1.1 采样定理 | 第15-16页 |
2.1.2 过采样与欠采样 | 第16-17页 |
2.2 多速率信号处理基本理论 | 第17-19页 |
2.2.1 抽取的基本原理 | 第17-18页 |
2.2.2 内插的基本原理 | 第18-19页 |
2.3 多速率信号处理在并行数据采集系统中的应用 | 第19-23页 |
2.3.1 TI ADC系统的工作原理 | 第19-20页 |
2.3.2 QMFB ADC系统的工作原理 | 第20-21页 |
2.3.3 HFB ADC系统的工作原理 | 第21-22页 |
2.3.4 HFB ADC系统的完全重构条件 | 第22-23页 |
2.4 本章小结 | 第23-24页 |
第三章 基于功率互补的两通道HFB ADC系统的优化设计 | 第24-48页 |
3.1 不同形式下的分解滤波器组的设计概述 | 第24-28页 |
3.1.1 传统分解滤波器组设计概述 | 第24-26页 |
3.1.2 谐振结构分解滤波器组设计概述 | 第26-27页 |
3.1.3 功率互补分解滤波器组设计概述 | 第27-28页 |
3.2 基于遗传算法优化设计功率互补分解滤波器 | 第28-36页 |
3.2.1 五阶模拟分解滤波器优化模型建立 | 第28-29页 |
3.2.2 遗传算法及其优化工具箱的应用 | 第29-32页 |
3.2.3 功率互补分解滤波器优化设计 | 第32-36页 |
3.3 数字综合滤波器组的设计 | 第36-44页 |
3.3.1 数字综合滤波器系数优化设计 | 第36-39页 |
3.3.2 数字综合滤波器的结构优化实现 | 第39-44页 |
3.4 HFB ADC系统重构性能 | 第44-47页 |
3.5 本章小结 | 第47-48页 |
第四章 并行采样ADC系统的偏差校正与仿真 | 第48-56页 |
4.1 模拟偏差对系统的影响 | 第48-49页 |
4.2 模拟偏差的测量与校正 | 第49-53页 |
4.3 系统测试与仿真 | 第53-55页 |
4.4 本章小结 | 第55-56页 |
第五章 两通道HFB ADC系统的FPGA实现 | 第56-62页 |
5.1 系统硬件方案设计 | 第56-58页 |
5.1.1 分解滤波器组 | 第56页 |
5.1.2 ADC芯片选型与设计 | 第56-58页 |
5.1.3 FPGA选型与设计 | 第58页 |
5.2 系统FPGA设计与仿真实现 | 第58-61页 |
5.2.1 数字信号抽取模块 | 第59页 |
5.2.2 数字滤波器组模块 | 第59-61页 |
5.3 本章小结 | 第61-62页 |
第六章 总结与展望 | 第62-64页 |
6.1 本文工作总结 | 第62-63页 |
6.2 课题展望 | 第63-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-68页 |
攻硕期间取得的研究成果 | 第68-69页 |